This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:SYSREF 输出规格

Guru**** 2551110 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/937369/lmx2594-sysref-output-specification

器件型号:LMX2594

ϕ 代表什么?

它的价值是什么?

RFoutA 和 SYSREF 之间是否存在偏差?

7.3.14.2.2 SYSREF 输出格式
SYSREF 输出通过 RFoutB 以差分格式提供。 这将具有大约2.3V 的最小电压和最大3.3V 的电压。如果无法使用直流耦合、则有两种交流耦合策略。

1、发送一系列脉冲、在交流耦合电容上建立直流偏置电平。
2.使用电阻分压器在数据转换器处建立低于阈值电压的偏置电压。

这是否意味着差分格式 SYSREF 信号的 VOD 为1V (3.3V - 2.3V)?

如何确定在交流耦合电容器上建立直流偏置电平所需的脉冲数?

非常感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Xiao、

     ϕ 是可编程延迟。

    是的、当 OUTB_PWR = 31 (十进制)时、VOD 约为1V。

    脉冲数取决于 SYSREF 频率、当您有测试板时、需要反复尝试才能确定脉冲数。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢。

    那么、您是说 RFoutA 和 SYSREF 相位对齐、没有相位差、ϕ 可用于满足设置和保持时序要求?

    SYSREF 频率是否更高、需要的脉冲越多或需要的脉冲越小?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Xiao、

    是的。

    较低的频率需要更多的脉冲。