您好!
在我面前、我有 一个连接到 IN1的10MHz 信号源 LMK05028EVM。 (LVCMOS 10MHz -> IN1_P;GND -> IN1_N)
在 TICSPro 中、我已将芯片配置为在何处输出10MHz (输出0至输出7、默认信号路由)。
1) 1)识别到 IN1的信号(并选择->"REF1VALSTAT" OK)
2) Out0 - Out3 (来自 PLL2)沿 IN1的10MHz 相位和预期的频率变化。 (这些输出来自 PLL2)
3) Out4 - Out7 (来自 PLL1)输出接近10MHz 的"内容"、但它不与 IN1同步。
这是通过比较输入和示波器上的输出来测试的。
如果我在输入端触发、而另一个通道正在显示输出、我预计输出端不会出现波形移动。
对于 PLL2则是如此、但对于 PLL1则不是如此、尽管两者都显示了频率锁定。
事实上、PLL1仅抱怨"锁相损失"、而不是"锁频损失"、尽管频率明显关闭、因此它无法锁定任何内容。 芯片就在芯片上。
PLL1也不会锁定到板载10Hz 参考时钟、因为频率非常接近 IN1提供的10MHz。
是否有人可以给我一个存储配置、该配置只在从10MHz 输入时钟衍生的所有输出上输出10MHz (由 PLL1和 PLL2生成)?
我认为这应该是一个相当简单的任务-对我来说、如果我能够配置基础知识、这只是一个测试运行、但我显然不能。
我不确定应该如何在此处附加文件-我想自己共享我的配置。