尊敬的:
我们计划在我们的项目中使用此 IC,因为我对频率合成的概念很陌生,我想知道 IC 的基本工作原理。
我已经探讨了频率合成、但我不清楚具体的工作情况。
如果您能帮助我了解 IC 的频率合成、那将会很棒。更重要的是、IC 在900kHz 至1.1MHz 范围内生成该合成的频率方面的工作也很重要。
因此、请为我提供实现输出的方法和生成方法。
如果您能为我们提供一些解决方案或任何参考资料、让本主题的初学者很容易理解、那将会大有帮助。
此致、
MIT Shah
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的:
我们计划在我们的项目中使用此 IC,因为我对频率合成的概念很陌生,我想知道 IC 的基本工作原理。
我已经探讨了频率合成、但我不清楚具体的工作情况。
如果您能帮助我了解 IC 的频率合成、那将会很棒。更重要的是、IC 在900kHz 至1.1MHz 范围内生成该合成的频率方面的工作也很重要。
因此、请为我提供实现输出的方法和生成方法。
如果您能为我们提供一些解决方案或任何参考资料、让本主题的初学者很容易理解、那将会大有帮助。
此致、
MIT Shah
您好、MIT、
CDCE706使用锁相环(PLL)合成输出频率。 PLL 理论是一个复杂的主题、我可以根据您的熟悉程度向您介绍一些信息资源。
为了简单地进行解释、PLL 是一种使用反馈合成锁相输入的输出的控制系统。 此器件使用一个简单的模拟 PLL、此 PLL 由相位检测器、电荷泵、环路滤波器和集成 VCO 组成。 VCO 生成反馈基准、反馈回相位检测器、以便与输入频率进行比较。 输出分频器用于生成作为 VCO 频率一部分的输出频率。
您可以对器件寄存器进行编程以配置器件。 我们提供可用于简化开发的 EVM 和配套软件 GUI、可供购买。
此致、
通道