This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:有关 lmx2594的布局和环路滤波器问题

Guru**** 1813920 points
Other Parts Discussed in Thread: LMX2594, CODELOADER
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/866362/lmx2594-layout-and-loop-filter-question-about-lmx2594

器件型号:LMX2594
主题中讨论的其他器件: CODELOADER

大家好

 我有三个问题:

 对于环路滤波器的布局、我发现 lmx2594演示如下:C1、C2、C3、R2、R3、R4位于 CPout、C4放置在靠近 VTune 术语的位置。 但出于某种原因、我的布局不允许我遵循此规则。我已将所有环路滤波 器组件放在 VTune 术语中。此布局是否会影响相位噪声?或者我是否必须参考演示布局?

 我的 PLL 工作频率为10~12.5GHz,我在 PLLATINUM SIM 软件的帮助下设计和优化了滤波器、并实现了以下滤波器参数:C1=0.39nF C2=68nF R2=3 0.068KΩ C3=2.7nF R3=0 Ω、如果我想获得最佳相位噪声和最佳杂散、该环路是否足够好 锁定时间、但环路需要在高温和低温下保持稳定?因为当我继续优化并发现结果变化不大。我的振荡器= 368.64M、FPD = 122.88M、振荡器噪声为:1k:-119dBc/Hz 10k:-133dBc/Hz 1M:-148dBc/Hz.I 已将振荡器噪声考虑在内。

  当   我使用 EVB 进行测试时、lmx2594的 H2、H3与数据表(-50dBc)不匹配。H2仅为-20+dBc、H3也不那么好。

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1、建议 将环路滤波器组件靠近 LMX2594。 最好将所有 内容都放在靠近 VTune 的位置。

    2、您能否提供您的仿真文件.sim 和从 TICS Pro (.TCS) 或 Codeloader (.Mac)保存的寄存器设置文件 ?

    3、 基准相位噪声和杂散 性能如何?

    4、布局 、负载匹配和 测试方法 会影响谐波结果。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shawn、

    是的、我已经将环路滤波器组件放置在接近 lmx2594的位置、并在其周围放置一些 GND。

    我的仿真文件已附加  

    我的基准是368.64M、相位噪声如下:1k:-119dBc/Hz 10k:-133dBc/Hz 1M:-148dBc/Hz。我在进行仿真时已将示波器噪声考虑在内。

    好的、我明白了。

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shawn、

    我的仿真文件在这里、我无法附加到上面

    e2e.ti.com/.../lmx2594_5F00_11788.16M.zip

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    设计合理。  您可能可以将相位检测器频率提高到368.64/2 =184.32MHz、从而略微改善相位噪声、并帮助满足2.2nF 的最低高阶电容器要求。

    但一般来说、这些只是您可以进行的较小调整。  

    此致、
    Dean

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dean:

     是的、为了 获得更好的相位噪声、我将 PFD 更改为184.32M。

     但 我还有一个问题、因为我的用带是10G~12.5G、所以整个频带的杂散无法达到-60dBc、尤其是近端杂散会对 EVM 产生很大影响。如何在 不降低太多相位噪声的情况下降低杂散的影响。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、

    "近端"频率是多少?