This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:SYNC 和 SYSREF

Guru**** 2535750 points
Other Parts Discussed in Thread: LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1177285/lmk04828-sync-and-sysref

器件型号:LMK04828

我们使用 LMK04828为多个 FPGA 和系统的高速 converters.in 生成时钟和 SYSREF。

以下所有参考资料均为最新的数据表版本(5月20日修订)。

我们需要使用多种不同的 SYSREF 模式(并且我们需要能够在系统运行期间在这些模式之间进行切换)。

到目前为止、我们一直在使用连续 SYSREF 模式和 SPI 触发脉冲模式、这种模式工作正常。 我们现在还需要使用外部同步触发脉冲模式、即在 SYNC/SYSREF 线路上进行转换时需要生成(单个) SYSREF 脉冲。

我正在使用表1中的第4个配置。 这基本上是可行的、但是我看到同步线路 转换和 SYSREF 输出脉冲的前缘之间的延迟大约为300ns。   此延迟在系统重新启动之间的时间介于250和350 ns 之间(大约)。

其他信息:
SYSREF 频率为10MHz、CDP 频率为2560MHz
SDCLKoutY_DDLY = 0、 SDCLKoutY_HS = 0、 SDCLKoutY_ADLY_EN = 0

我了解上述延迟的可变性(它与10MHz SYSREF 频率非常一致)、但我不理解250ns 的最小延迟(这会导致我们的问题)。

SYNC 引脚置为有效与(第一个或唯一的)输出 SYSREF 脉冲的前缘之间的预期延迟是多少? 是否有方法可以减小它?

注意:我根据数据表中的第9.3.2.1.1节在初始化期间生成同步事件。  我不会在 SYSREF 模式发生变化时生成此类事件、因为分频器或数字延迟没有变化(尽管如此、我尝试过执行此操作、但它没有帮助)。

谢谢、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Beni、

    我将在本周结束前回来。

    最棒的

    Andrea

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Beni、

    您是否使用了 SYSREF 本地延迟? 如果是这样、如果您选择可绕过的2周期本地 SYSREF 延迟、则默认值应为200ns。 要在 TICS Pro 中执行此操作、请(1)转到"输出"选项卡、(2)为出现此问题的通道选择"旁路":

    如果这不能解决您的问题、请告诉我 并附上您的.TCS 文件 

    祝你好运、

    Andrea

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    安德烈

    感谢您的输入。

    正如我在原始帖子中所写的那样、我的所有本地 SYSREF 延迟都为零(设置为 BYPASS)。

    我不使用 TICS Pro 生成的"预制"寄存器文件。 相反、我设计了一个软件驱动程序、用于根据应用程序提供的设置生成适当的寄存器写入序列(我们需要动态更改 SYSREF 配置)。

    在我看来、当在外部同步模式(数据表中表1中的第4个配置)下运行 SYSREF 时、同步输入在启用 SYSREF 输出脉冲生成之前由2个由 SYSREF 时钟计时的触发器消抖。 我是对的吗? 这将解释我们看到的延迟。

    我们将修改我们的设计以考虑此延迟、但我必须知道延迟范围、尤其是最小延迟值。

    此延迟是否始终在2.5和3.5 SYSREF 时钟周期(本例中为250至350ns)之间?

    谢谢、

    贝尼

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Beni、

    我正在等待我的设计团队向我提供有关这方面的更多信息。 我获得它后、我会将其发布在这里。

    最棒的

    Andrea

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Beni、

    遗憾的是、我们没有这些数据、但根据您的解释和合理性、您可以假设 SYSREF 时钟周期延迟范围为2.5至3.5。

    最棒的

    Andrea