This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK05028:Vdiff 和 VCM 规格不符合要求

Guru**** 2511985 points
Other Parts Discussed in Thread: LMK05028, LMK05318B, LMK5B33216

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1175456/lmk05028-vdiff-and-vcm-specification-not-meeting-requirement

器件型号:LMK05028
主题中讨论的其他器件: LMK05318BLMK5B33216

你(们)好

我的客户计划将 LMK05028用于其 Agilex FPGA、但担心数据表上的 Vdiff 和 VCM 规格不符合要求。

差分电压

FPGA 收发器(F-tile)要求 Vdiff=0.6~1.7V、使用 LVDS VOD (250~450mV) x2时、Vdiff 将为0.5~0.9V、最小值不满足要求。

是否可以修改输出电流以增大 VOD 值?

VCM

FPGA 对输入到通用 IO 引脚的差分信号有 VCM=0.3~1.1V 的要求。

但是 、LMK 的数据表显示 VOS (VCM)=100~430mV、低于要求值。 是否有方法修改 VOS (VCM)?

如果可以使用外部电路来调节 VCM 值、您是否可以建议参考简单的图来将 VCM 调节到大约0.6V? (在这种情况下、使用分压器从1.2V 生成0.6V 电压)

如果您有任何其他建议或建议、如果您能告诉我、我将不胜感激。

此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    添加另一个问题:

    数据表第3页的图1中有相位噪声规格、对于客户使用的 FPGA、有如下要求:

    10kHz:-130dB (典型值)、100kHz:-138dB (典型值)、500kHz:-138dB (典型值)、3MHz:-140dB (典型值)、10MHz:-144dB (典型值)、20MHz:-146dB (典型值)

    该图不包含有关噪声的过于详细的信息、但我看到一些10kHz 的噪声似乎不符合要求。 您也可以确认一下吗?

    此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    我们会再回来的!

    最棒的

    Andrea

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    很抱歉,我只是注意到我的回答没有解决。

    一些意见和问题:

    1. 他们为什么选择 LMK05028? 我想知道 LMK05318B 是否是更好的选择。 请提供频率计划、概述其所需的输出和预期的 DPLL 基准输入。
    2. LMK05028和 LMK05318B 上提供的交流输出格式类型(例如 AC-LVDS、AC-LVPECL、AC-CML)均基于 CML 类型架构、请参阅 LMK05028数据表的第9.3.13.1节。  
      1.  
      2. 这意味着、要在 AC-LVDS、AC-LVPECL 和 AC-CML 之间进行选择、电流可调节为 4、6或8mA。 考虑到这一点、他们可以使用 AC-CML 类型来满足 FPGA 摆幅要求、从而输出介于 Vdiff=0.8~1.6V 之间的摆幅。
      3. 请注意、AC-LVDS、AC-LVPECL 和 AC-CML 输出应进行交流耦合、因为内部偏置基于 CML、不符合标准 LVDS 要求。 我建议:
    3. 这些 FPGA 输出是否用于 SYSREF?  

    此致、

    Jennifer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Jennifer

    感谢您的回答!

    您上传的图像在我的末尾似乎加载失败。 它们在您的终端是否显示良好? 您可以尝试重新上传这些图像吗?

    此外、您是否也可以就相位噪声提出建议?

    [引用 userid="414118" URL"~/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1175456/lmk05028-vdiff-and-vcm-specification-not-meeting-requirement/4425740 #4425740"]

    数据表第3页的图1中有相位噪声规格、对于客户使用的 FPGA、有如下要求:

    10kHz:-130dB (典型值)、100kHz:-138dB (典型值)、500kHz:-138dB (典型值)、3MHz:-140dB (典型值)、10MHz:-144dB (典型值)、20MHz:-146dB (典型值)

    该图不包含有关噪声的过于详细的信息、但我看到一些10kHz 的噪声似乎不符合要求。 您也可以确认一下吗?

    [/报价]

    对于您的问题、我将与客户确认并返回给您!

    此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    请让客户分享其频率计划 (输入和输出)。 在他们分享后、我可以评论是否符合相位噪声规格。

    我还重新上传了上面的图片。

    此致、

    Jennifer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Jennifer

    对拖延表示歉意。 下面是它们的频率计划

    输入:

    AC-LVDS 388.8MHz

    LVCMOS (XO) 48MHz

    输出

    AC-LVDS 644.531MHz

    AC-LVDS  155.52MHz

    AC-LVDS  161.13MHz

    AC-LVDS  156.25MHz

    LVCMOS 125.0MHz

    LVCMOS 100.0MHz

    LVCMOS 33.333MHz

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    我将在本周为您进行检查。

    最棒的

    Andrea

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    由于您有4个频域、您至少需要2个器件(我们没有一个器件可以生成4个不同频域)。 我在 LMK05318B 和 LMK05028上使用您的输出频率测试了相位噪声曲线、但没有低于您之前发布的相位噪声曲线的设置。 因此、您有几个选项:

    -运行这两个配置、预期来自 LMK05028配置的相位噪声不符合输出频率155.52MHz 的偏移100kHz (大约-4dBc/Hz)和相位噪声偏移10kHz、100kHz 的相位噪声曲线。 和500kHz (差分范围为-5至-15 dBc/Hz)、输出频率为644.531MHz。 此外、在其他偏移频率下、根据您发布的系统配置、计算出的相位噪声非常明显。  

    e2e.ti.com/.../5028_5F00_PhaseNoise.tcs

    e2e.ti.com/.../5318B_5F00_PhaseNoise.tcs

    如果这对您不起作用、我建议使用 LMK05028代替 LMK5B33216或我们的抖动清除器(LMK048xx 器件)。 请注意、对于抖动清除器、您还需要 VCXO。 希望这对您有所帮助!

    祝你好运、

    Andrea