This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2492:OSCin 压摆率

Guru**** 2582405 points
Other Parts Discussed in Thread: LMX2492

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/727729/lmx2492-oscin-slew-rate

器件型号:LMX2492

您好!

LMX2492数据表规定了 OSCin 电压"为了获得最佳相位噪声性能、建议压摆率至少为3V/ns "。

我了解的典型100MHz 3.3V CMOS Xos 具有20%-80%的上升时间、为2-3 ns。 这不完全是转换(XO 似乎不是转换列表)、但表示它可能低于3V/ns。

示例 XO:

http://www.crystek.com/crystal/spec-sheets/clock/CCHD-575.pdf

您能否给出一些有关较低压摆率如何影响相位噪声的指示?

谢谢、

Christme.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Christmer、

    我认为这种压摆率就足够了。

    对于官方相位噪声测量、我们在+13dBm 输出下使用100MHz Wenzel 振荡器、然后使用10dBm 限制器。  我将其计算为887V/us 的压摆率。  因此、我认为3V/ns 肯定足够了、并且可能会过大。

    现在、如果您开始输入类似于10MHz 正弦波的内容、那么预计会出现一些明显的降级、但情况并非如此。


    此致、
    Dean