数据表中的表5显示了近似(未确定)的 VCO 内核频率范围。 在我的设计中、有一个界限、当我逐步降低频率时、VCO 内核将发生变化。 我已根据表5确定了它们。 如果 VCO div 不变、这不是问题。 在 VCO div 确实发生变化且选择的内核不确定的位置、如何确保选择正确的 div。
例如、如果我以1875M 的输出频率运行、VCO4以3750M 的频率运行、VCO 除以2 (VCO_Div = 0)、并且我更改为1880M 的输出、VCO1和 VCO 除以1。 如果校准没有为内核选择 VCO1、会发生什么情况? 如果选择的 VCO 内核需要与我选择的 VCO 分频不同的 VCO 分频、该怎么办?
请在表5中说明未确定的含义。
如果我强制同步使用特定的内核、这是否意味着无法保证内核范围涵盖表5中给出的范围? 或者、如果我让校准选择磁芯、我无法保证它将选择与表相同的磁芯?
以下是我计划使用的设置。
FreqMin | 频率最大值 | VCO 分频器 | VCO 内核 |
740) | < 790 | 4. | VCO3 |
790 | <940) | 4. | VCO4. |
940) | <1130 | 2. | VCO1 |
1130 | <1355 | 2. | VCO2 |
1355. | <1605 | 2. | VCO3 |
1605 | 1880年 | 2. | VCO4. |
1880年 | <2175. | 1 | VCO1 |
2175. | 2500 | 1 | VCO2 |
因此、我可能会在940和1880的边界上遇到问题?
这应该是如何工作的?
PLL 无法确定您尝试编程的频率。 它只将基准乘以(N +Nfrac/Dfrac)/VCO_divider
如果内核的边界在不同装置之间不稳定、如何确保选择正确的 VCO 分压器?
对于 VCO 变化递增的位置(VCO1至 VCO2或 VCO4至 VCO3) VCO 分频器存在重叠且不发生变化、因此没有问题、但从 VCO4变为 VCO1不存在重叠、因此选择 VCO 内核和 VCO 分频器时可能会出现问题。