This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2572:环路滤波器设计

Guru**** 2383220 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1243617/lmx2572-loop-filter-design

器件型号:LMX2572

我正在尝试为500kHz 带宽设计四阶无源环路滤波器。 但在仿真器中、虽然我输入的环路带宽为500kHz、但实际带宽是不同的。 也无法解决"VCO Cap restrict BW"的扭曲问题。 请指导如何解决问题

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Aishwanya:

    您可以选择使用较小的 VTUNE 电容器在相位噪声和环路带宽之间进行折衷。

    500kHz 环路带宽的四阶滤波器是不切实际的、而且100MHz 的 FPD 和5mA 的电荷泵电流也很难实现500kHz 的带宽。  

    下面提供了 PLL SIM 的用户指南: