This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、TI 团队:
我能否 在 PRIREF_P/N (引脚5和6) CDCE6214WRGERQ1上连接100Mhz LVDS 时钟以生成 HCSL 时钟?
PRIREF_P/N (引脚5和6)的 LVDS 电压摆幅为350mVpp 至410mVpp。
谢谢。此致、
Prashanth PAI B
Prashanth,
输入时钟上的摆幅不得低于数据表中差分电压0.4V 的最小值:
如果满足此标准、则使用100MHz LVDS 时钟不会出现问题-使用 以下时钟收集输入和隔离数据:
谢谢。
卡德姆
感谢您的回复、我们有带 HCSL 输出的 PLL、我们会把它连接到 Retimer DS160PT801芯片的 REFCLK。
下面是在我们的主板 FYR 中粘贴了建议的时钟路由的 Query.below。
1.从 SI5518到 DS160PT801的时钟的时钟传播延迟(PCB)是否会影响性能?
如果是、我们是否可以 在 DS160PT801中对此进行调优/调整
Prashanth,
需要清楚一点的是、您是询问 CDCE6214、 DS160PT801 还是 SI5518?
谢谢。
卡德姆
您好!
此问题与 DS160PT801有关。 我们 的电路板中有 SI5518、想要将 HCSL 时钟从 Si5518连接 到 DS160PT801 RFCLK 输入。下面是个问题
1. 从 SI5518到 DS160PT801的时钟传播延迟(PCB)是否会影响性能?
如果是、我们是否可以 在 DS160PT801中调优/调整此延迟?
谢谢
Prashanth PAI B
Prashanth,
如果是这种情况、请为 DS160PT801团队创建一个新的主题。
此外、请将 LMK5B33216视为 SI5518的合适 TI 替代产品: https://www.ti.com/lit/ds/symlink/lmk5b33216.pdf?ts = 1696507496972
谢谢。
卡德姆