This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK00301:如何处理选择性端接输出

Guru**** 2502205 points
Other Parts Discussed in Thread: LMK00301

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1364713/lmk00301-what-to-do-about-optionally-terminated-outputs

器件型号:LMK00301

您好!

我有一个采用模块化扩展系统的设计、其中每个扩展槽都有一个在 LMK00301之外运行 LVDS 的25MHz 时钟。

由于设计的性质、这些插槽中的每个插槽都可能加载了卡、也可能没有加载卡、因此没有端接。  在原型设计阶段、我们确定将端接电阻器放置在主板上而不是靠近接收器会导致不良的信号完整性、因此现在我们面临几种选择。

我们可以将端接电阻保留在主板上并确保 LVDS 信号始终端接、但接收到的信号完整性下降、或者我们可以将端接电阻靠近接收器并移到扩展卡上、为加载的卡固定信号完整性、但会导致主板上的未端接 LVDS 线路。

我的问题是:

  1. 如果未能终止 LMK00301的未使用输出、我们会看到哪种类型的问题/降级?
  2. 是否有替代终端方案可以改善信号完整性并防止因未端接输出而导致的问题?

谢谢。

杰夫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jeff、

    我明天会回到你的身边。

    此致、

    将会

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jeff、

    未端接的迹线不应会导致任何问题。  如果没有端接电阻器、任何电流都不会沿引线向下流动。   

    这似乎是解决您的问题的合适解决方案。

    此致、

    将会

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Will、

    我在博文中读到过关于类似器件(LMK1D1216)的内容、即相邻通道的性能可能会下降。  此器件是否容易受到相同问题的影响?  我想确认的是、如果我们有几个未端接通道、则不会对该部件的相位噪声性能产生影响。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jeffery、

    我认为情况不会这样。  我可以在使用和不使用终端的情况下进行一些测量、以查看相位噪声是否发生变化。   

    此致、

    将会

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    将会、

    太棒了。  我期待听到结果。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jeffrey、您好!

    我应该能够在下周结束时为您获得这些测量结果。

    此致!

    安德烈亚

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jeff、您好!

    我们使用终端未使用的输出和没有终端未使用的输出运行了迹线。 从图中可以看出、结果非常相似、因此不终止未使用的输出不应影响 LM00301的输出。 附加了原始数据以供参考。

    此致!

    埃舍安

    e2e.ti.com/.../e2e-lmk003-terminations.xlsx