工具与软件:
您好、TI 团队
我们将 使用 EVB 和 GUI 来测试 LMK04828
驱动器芯片、如果配置为单 PLL ZD 模式、使用 PLL2、
我们尝试了使用不同分频器和不同相位检测器频率的不同配置、但在所有这些配置中、我们都有一条红色消息、不清楚是否真的存在错误以及我们应该怎么做、请参阅以下内容:
PLL 似乎被锁定且存在输出时钟、但对于某些相位检测器频率、抖动非常"
重新配置后、我们似乎总是获得相同的输出相位(与输入相比)、因此 ZD 模式似乎也能很好地工作
下面随附了具有87.5M PD 的"最佳"配置文件
|
存在错误、OUT 时钟无抖动 PD 频率87.5 |
存在错误、OUT 时钟有 高电平 性能下降 PD 频率12.5 |
![]() |
![]() |
有什么问题可能出在这里吗? 仅提供错误的 GUI 警告? 如果是、为什么12.5米的时钟会如此抖动?
谢谢
Alberto





