This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] BQ32002:BQ32002D

Guru**** 1690500 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1397389/bq32002-bq32002d

器件型号:BQ32002

工具与软件:

尊敬的 TI 专家:

我正在使用 BQ32002D RTC IC、但从备用电源获取的电流为74.4uA、这远高于数据表中所述的电流。  

下面是我的同一电路原理图。 如果原理图有任何问题、敬请告知。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mitul:

    从 Vcc 切换到 Vback 后、备用电流消耗为1.5µA。 但是、如果您只是向器件提供 Vback、则电流将会高得多。 我们可以通过切换 Vcc 引脚来解决此问题。 也就是说、向 Vcc 引脚提供电源电压至少1ms。  

    至于原理图、如果您的晶体的负载电容满足数据表要求、则无需外部负载电容器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Noel:  

    谢谢你的答复,但我不明白你的观点。 切换 VCC 引脚意味着什么? 请说明。

    似乎即使 VCC 引脚的电源关断、RTC IC 也没有进入备用模式。 我们是否需要为它进行任何软件配置、或者它是否只能独立运行?   

    注意:我们已移除晶体上的负载电容。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mitul:  
    诺埃尔已经很好了,他将在下周回来。  
    然后我们将向您提供最新信息。  

    此致、  

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mitul:

    如果您只对 RTC 应用 Vback 而没有 Vcc、则电流消耗将高于规格。

    此时、您需要向 Vcc 引脚提供脉冲。 脉冲持续时间必须至少为1ms。 当您向 Vcc 引脚施加脉冲时、RTC 将使用 Vcc 引脚电源切换到正常运行模式。 该脉冲后不存在 Vcc、RTC 将自动切换到使用 Vback。 此时、您将看到与数据表中指定的电流消耗相同。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Noel:

    在本例中、当我们在断电后向 VCC 施加 Vback 时、将会持续施加 RTC [3.3V]。

    但我们不会为 VCC 提供任何脉冲、而是直接施加来自系统3.3V 电源的3.3V 电压。 因此、当电路板开启且电路板关闭时、VCC [3.3V]始终可用、然后使用超级电容器[3V 和5F]施加 VBACK=3.0V。 现在、在该电路中、我们已经观察到了下面的点、

    1.当电路板开启并应用[3.3V]时、在本例中、Vback 功耗为0mA、但当电路板断电且未应用 VCC [VBACK=0V]时、VCC 在大约50秒内的初始几秒内功耗较低、1.9uA - 2.1uA、在这几秒后、VCC 电流消耗增加30uA。 您能解释一下为什么这个电流会增加以及如何解决这个问题吗?


    让我们知道 VCC 引脚上的1ms 脉冲是强制性的吗? 如果我们只是通常在电路板上电后持续施加此 VCC [3.3V]、会怎么样?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mitul:

    在您的用例中、您是从 Vcc 切换到 Vback、因此、您可以忽略1ms 脉冲要求。  

    我不知道50多岁以后为什么会改变。 您能否测量 Vcc 引脚的波形、看看 Vcc 断电后会发生什么情况?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    HII Noel

    在 VCC 断电期间检查 VCC 的波形。  [注意:50s 在这里不是固定的、有时 Iback 在20秒后改变、而30s 意味着它是随机的、但我们观察到的一件事是它取决于 Vback 电压]

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mitul:

    你知道为什么 Vcc 再次上升吗? 是 Vback 还是系统所致?

    数据表要求在 Vcc 引脚进行1µF 去耦、我不知道原因、但您能否尝试一下以这种方式解决您的问题?