This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:CLK 输出分频器

Guru**** 1800230 points
Other Parts Discussed in Thread: LMK04828, AFE7950, AFE7950EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1419139/lmk04828-clk-output-divider

器件型号:LMK04828
主题中讨论的其他器件: AFE7950AFE7950EVM

工具与软件:

我正在查看 AFE7950EVM 参考设计、有一个从 LMK04828传输到 AFE7950的 SDCLKOUT3差分时钟信号。 信号依次通过串联的100欧姆电阻器和100欧姆接地电阻器、然后到达 AFE7950 SYSREF 输入上的100欧姆差分电阻器。

此终止方案可能是为了将 LMK04828的输出保持在 AFE7950允许的电压范围内。

给定 SDCLK 输出的格式选项和所选的终端时、输出可能是 LVPECL。

我对输出格式的假设是否正确? 如果是、如何计算驱动器输出端的共模电压? 端接电阻分布在时钟和收发器原理图页面中。 它们应放置在相对于驱动器和接收器芯片的布局中的什么位置?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Erik:  
    相应的端接见 DS 第105页。  

    LVPECL 输出的共模电压为2V。  

    我快速看一下 AFE DS 的 sysref、然后看到了此输入。  

    根据以下 Vcm、sysref 输入应该为0.6V 至0.8V、最大摆幅为1.8V。  

    我找到了 AFE 的 SYSREF 输入的 IBIS 模型、并使用 LMK04828 SYSREFOUT IBIS 模型在 Hyperlynx 中驱动它(顶部信号是 LMK04828的100MHz LVPECL SYSREFOUT、您可以看到 Vcm 也是2V)

    您报告的原理图似乎表明 Rx 将看到1V Vcm、摆幅约为400mV (底部迹线 U4)
    这似乎不符合 AFE DS 的 SYSREF 输入规格、但我不熟悉 AFE 器件、因此 我无法肯定、因此建议与 AFE 团队联系。  

    此致、  

    Vicente

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vicente:

    感谢您的帮助! 您能与 AFE 团队保持良好的联系吗? 在此期间、我会将此话题转到另一个论坛。

    Erik

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Erik:  
    不幸的是,我不会,但你可以简单地提出一个问题,他们的团队的 AE 将回答你的问题在线程.  
    您能否分享您参考的原理图图片? 我想了解 LMK04828与 AFE 器件的连接方式。  

    此致、  

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vincente:

    这是 LMK04828和 AFE7950之间的连接。

    Erik

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Erik:  
    这是我仿真的电路、我只是想确保它设置正确。  
    我看到它们是其他不是 DNI 的电阻器  
    如果组装了这些电 阻器、则 Vcm 变为0.9V、假设我们事先对 LMK04828进行交流耦合。  

    这有点奇怪、因为我之前发送的 DS 片段指定了100欧姆的差分端接、我在该原理图中没有看到-我还会问这是在 AFE 器件内部的、还是需要在外部完成。 整理好 AFE 问题/规格后、请随意后续、以便我为时钟提供帮助。  

    此致、  

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vicente:

    根据数据表、SYSREF 引脚上的内部差分端接可配置为100,150和300欧姆之间。

    Erik

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Erik:  
    不确定它是否在 IBIS 模型中进行了建模。
    假设它没有在 AFE 附近另外添加一个100 Ω 差分电阻器、则会进一步减小摆幅。  

    此致、  

    Vicente