主题中讨论的其他器件: LMK1D2102
工具与软件:
尊敬的专家:
我们正在选择符合一个27MHz 差动时钟输入(LVDS)和两个27MHz 差动时钟输出(LVDS)要求的时钟缓冲器。 我们目前正在评估 LMK00301、不确定芯片是否符合要求。 有一些问题需要由专家来回答
LMK00301能否支持我们的27MHz 时钟频率应用场景?
2.偏斜标准是否也适用于27 MHz 的差动输出?
3.芯片未使用的通道和外部时钟输入管脚在不使用时是否为 NC?
期待您的回复。 非常感谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
尊敬的专家:
我们正在选择符合一个27MHz 差动时钟输入(LVDS)和两个27MHz 差动时钟输出(LVDS)要求的时钟缓冲器。 我们目前正在评估 LMK00301、不确定芯片是否符合要求。 有一些问题需要由专家来回答
LMK00301能否支持我们的27MHz 时钟频率应用场景?
2.偏斜标准是否也适用于27 MHz 的差动输出?
3.芯片未使用的通道和外部时钟输入管脚在不使用时是否为 NC?
期待您的回复。 非常感谢
您好、Chen、
我们有专用 LVDS 缓冲器。
LMK1D2102系列可以更好地满足您的需求和更新的器件。
LMK1D210x 低附加抖动 LVDS 缓冲器数据表(修订版 B)
支持27MHz 输入。
我不确定偏斜标准是什么意思-您能详细说明一下吗?
您是否想了解输出到输出和 P2P 偏斜?
对于 LMK1D210x、未使用的输入和输出也可以悬空。
此致、
Vicente
尊敬的 Vicente:
感谢您的答复和建议。 在项目评估规划后我们就选择了 LMK00301。 我们仍然有关于 LMK00301的一些设计问题、希望收到您的答案
1.规格表没有说明 LMK00301是否带有100 Ω 内部端接、以及如何设计用于 LVDS 信号输入的外部匹配电路
2.如果在交流电容前面添加100 Ω、则在交流电容后面应用50 Ω 偏置。 根据数据手册的说明、对于 LVDS 驱动器、它是否会变成50 Ω 并且差分电平是否仍能超过250mV?
下面是之前应用的 CDCLVD1204RGTR 方框图。 目前、我们需要将方框图 B 修改为 LMK00301。 我们需要如何进行更改、以及需要注意的要点是什么
我希望收到您的回复。 非常感谢
您好、Chen、
LMK00301输入在 CLKinx 上没有100Ohm 差分终端
如果使用 LMK00301的 LVDS 输入、请使用直流耦合、因为它最容易实现。 使用以下终端方案。
2.这是假设接收器具有内部偏置。
如果是这种情况、您需要对 LMK00301输入进行交流耦合、避免损坏接收器输入。
如果您的接收器没有内部偏置、那么这不是问题所在。
3.如果驱动器是 LVDS 信号-我建议直流耦合,并在引脚附近有100欧姆差分端接。
换而言之、遵循我在答案1中连接的端接方案、其中 LVDS 接收器为 LMK00301输入端。
此致、
Vicente