工具与软件:
我正在尝试使用 LMK05028部件来使用 PLL1生成参考时钟、并使用 PLL2清理传入的时钟。
我将使用评估板、其中 XO 频率为10 MHz、TCXO 频率为48.0048 MHz。
所有时钟输出均为156.25 MHz。 在我的测试设置中、我已将 OUT6_P (来自 PLL1)连接到 IN0_P (分别配置为 CMOS 和 LVCMOS)。 我已将 PLL1配置为2环路 TCXO-DPLL 模式、只能自由运行。 我已将 PLL2配置为3环路模式、并想使用 REF-DPLL 锁定到在 IN0上输入的传入参考时钟。
当前的情况是两个 PLL 都锁定并在所有输出上产生156.25 MHz 时钟。 不过、我遇到的问题是 PLL2既未锁定相位、也未锁定频率(LOPL_DPLL2和 LOFL_DPLL2都已置位)。 由此、我可以想象 TCXO-DPLL 和 APLL2均已锁定、但 REF_DPLL2未锁定。 状态信息指示正在使用参考 IN0、如果我拔下此输入、状态会发生变化、我相信 PLL2可以自由运行。
我尝试了很多不同的设置,没有任何改进。 因此,我在这方面得到了一些帮助。
我已经随附了 TICS Pro .tcs 文件、其中包含了我当前使用的配置。