This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
尊敬的 TI 专家:
我正在研究医疗超声波系统的时钟树设计、TI 参考文献中推荐使用 LMK04832作为时钟同步芯片、但我需要增加时钟频率以避免使用外部 VCO、所以我想使用这种似乎专用于无线网络通信的芯片 LMK5C33414A。 我是否能够使用此芯片为超声波接收器芯片提供采样时钟和 JESD 时钟?
此致、
高峰
LMK5C33414A 支持 JESD 时钟。 请提供接收器芯片的时钟要求、以便我们推荐相应的建议。
-Riley
Riley、您好!
感谢您的回复、在我们的超声波时钟系统中、我们需要以下频率:用于10G 网络通信的156.25MHz、用于 DDR4参考时钟的100MHz、用于 TX08D 的200MHz 作为 BF_CLK、用于电源模块的0.5MHz、至于接收器芯片 AFE58JD48、我们计划使用四个动态开关采样频率40/65/80/FPGA、在本例中、125MHz 需要160MHz 的参考时钟。 因此、总体时钟架构如下所示。
此致!
高峰
尊敬的 Gaofeng:
我们最初推荐使用 LMK5C33414A 或 LMK5C33216A 器件系列、因为器件内部的 BAW VCO 以2457.6 MHz 为中心、此电压被分为无线基础设施中的常用频率、例如122.88 MHz、245.76 MHz、491.52 MHz。
但是、在您的情况下、我建议使用 LMK5 B 33414或 LMK5 B 33216、其 BAW VCO 以2500 MHz 为中心(通常用于以太网/有线基础设施以提供100 MHz、125 MHz、156.25 MHz、312.5 MHz)。 该功能与 LMK5C 系列类似;唯一的区别是 BAW VCO 频率。
随后、LMK5B 器件的频率计划可为:
APLL3 (BAW)生成0.5 MHz (通过 SYSREF 分频器)、100 MHz、156.25 MHz。
APLL2生成160 MHz 和200 MHz。
APLL1生成40 MHz、65 MHz、80 MHz 或125 MHz
此致、
Jennifer