This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
您好、TI 论坛
我有一个基于 JESD 的应用、具有以下要求。
1. CLK_IN0 -未固定。 它可以是任何东西
2. OSC_IN -通过 CP0连接到122.88 MHz 晶振
3. 输出时钟 - 100 MHz、125 MHz、
4. 输出 Sysref - 3.90625 MHz
您能否为上述配置提供零延迟模式配置
您好、Pavan、
由于输出时钟需要一个整数分频的输出分频器,因此无法生成该频率计划。
用于 Oscin 的122.88MHz 输入将 VCO 频率限制为2949.12MHz、因为必须满足以下数学关系:
您是否愿意为 OSCIN 使用100MHz 外部 VCXO?
在这种情况下、我们可以利用2500MHz VCO 频率生成100MHz、12MHz 时钟输出和3.90625MHz SYSREF 输出。
此致、
Vicente
您好、Vicente:
我现在仅考虑不带 ZDM 的 PLL2。
OSC_IN -通过 CP0连接到122.88 MHz 晶振
输出时钟 - 100 MHz、125 MHz、
输出 Sysref - 3.90625 MHz
以下是我的频率规划器设置
我获得了3个 PDF2值和分数较低的解决方案。
PLL2会被这些配置锁定吗?
尊敬的 Pavan:
您应该能够锁定这一点、但由于 PLL2 PFD 频率很小且 N 分频器非常大、您的输出相位噪声肯定会受到影响。
如前所述-您最好使用100MHz 输入。
CP0连接
我不是在关注你在这里的意思吗? 您是指 CPout1?
此致、
Vicente
是的、我是指 CPout1。
如果 PLL1被禁用、CPout1的值将是多少?
我是否可以在不更改硬件的情况下仅在应用程序中使用 PLL2?
尊敬的 Pavan:
对不起的延迟-我是100%确定我上周回复,但我想我把我的笔记本电脑在回复发布之前关闭。
如果 PLL1被禁用、您也禁用了 PLL1的电荷泵、因此 CPout1基本上是无用的。
如果您仅使用 PLL2、则可以在单环路模式下运行、但无法再使用 LMK04828控制振荡器的调谐电压引脚。
所以、如果您输入振荡器的122.88MHz 时钟稳定且纯净-您可以直接将其馈入 OSCin。
此致、
Vicente