This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
我正在尝试通过调试 JESD204B 链路实现连续的 SYSREF 信号。
PLL1此时未锁定、但 PLL2来源于120MHz 的稳定信号发生器。 PLL2已报告锁定。
我使用强制保持寄存器来启用时钟输出。
我正在尝试实现400MHz DACCLK 和6.25MHz SYSREF。 有一个 DACCLK 但没有 SYSREF。
我是否需要 PLL1锁定才能启用 SYSREF?
e2e.ti.com/.../DAC38J84_5F00_ConfigRegs.cfg
您好!
该团队在假期周末不在办公室。 请预计周一回复。
谢谢!
Kadeem
Phil、您好!
您能否附加.tcs 配置文件。
CLKinX 的输入时钟频率是多少?
有关 SYSREF 的更多信息、请参阅 DS 的第39页。
第9.3.2.1节详细介绍了示例和设置。
此致、
Vicente