This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMH1983:如何在 V/H (无 F)系统中同步 PLL1

Guru**** 2509345 points
Other Parts Discussed in Thread: LMH1983

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1459624/lmh1983-how-to-synchronize-pll1-in-a-v-h-without-f-system

器件型号:LMH1983

工具与软件:

你(们)好。


我有疑问。

我们在没有 F 且仅提供 V 和 H 的系统中使用 LMH1983。
我们还希望尽快从 H.

由于没有 F、因此我们计划在0x05[5]处禁用 AutoFormatDetection、并在系统可控时手动更改0x20。

但是、我认为 LMH1983甚至在0x05[5]被禁用并根据下面的(1)和(2)手动指定0x20之前就会启动 PLL1的 Genlock。
是这样吗?
如果正确、我想加快 LMH1983的上电时序、即使稍后变为可控的时间也是如此。

(1) 0x05[4:3]默认设置为同步锁相模式。
(2) 0x11[5:4]默认值应设置为 NeverAlign。

此致、

Hiroaki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Hiroaki-san:

    在软复位之后、器件将处于同步锁定模式。 由于您没有 F-SYNC 信号、因此无法实现 ToF、我们应将0x11设置为 NeverAlign。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Fung:
    感谢您的答复。
    我想再问几个问题。
    像以前一样、我希望尽快使 CLK Out1输出与 H 同步。

    (1)关于 NO_LOCK 信号
    假设除非 PLL1的初级和次级环路都锁定、否则 NO_LOCK 信号不会变为低电平、我是否正确?
    在评估板预检查中、在没有 F 的系统中、如果没有 I2C 控制、NO_LOCK 不会一直输出低电平
    根据您之前的响应、我们认为由于 F 不被输入且次级环路(对于 TOF1)未被锁定的影响、NO_LOCK 输出为高电平。
    换句话说、我认为即使 NO_LOCK 不输出低电平、主环路(对于 CLK1 OUT)也可能被锁定。
    是这样吗?

    (2) I2C 控制禁用自动格式检测时的行为
    我在假定(1)的答案为"是"并且27MHz 同步到 H 的前提下提出这个问题
    我认为、当在同步到 H 的情况下更改0x05或0x20时、初级环路将不会被解锁。 我还认为不再需要次级环路、因此行为将是 NO_LOCK 在重写0x05或0x20后立即变为低电平输出。
    是这样吗?

    此致、
    Hiroaki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Hiroaki、

    根据数据表、我的理解是、只要 PLL1被锁定、NO_LOCK 引脚就会变为低电平。 PLL1不使用 F、因此 F 不会影响 NO_LOCK 引脚。  

    为了确保 PLL1锁定到 H、H 应为低抖动且为周期性信号。 我们还需要正确设置 LockStepSize 和 Loss of Lock Threshold、以解决 VCXO Vtune 电压变化和缺失的 H 脉冲。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Fung:
    感谢您的答复。

    您的回答与我的理解不同。
    请让我再检查一下。

    在数据表的第8.3.1节中、显示 PLL1有一个初级环路和一个次级环路。
    TOF1用于 PLL1的次级环路。
    数据表的第8.3.10节规定、当 Fin 输入转换时、TOF1为输出。
    换言之、F 被认为影响 PLL1的次级环路。

    如果内部规格使得在主环路和辅助环路均锁定时 NO_LOCK 输出为低电平、则这与我们的评估板结果一致且是可以理解的。

    您能否确认内部规格?
    我们预计内部规范会导致主环路和次级环路锁定时、即使默认值0x11[5:4]设置为 NeverAlign、NO_LOCK 也会受到影响。

    此致、
    Hiroaki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Hiroaki-san:

    数据表第8.3.6节告诉我们、PLL1的锁定状态仅取决于 H。  

    在第8.3.7节中、介绍了锁定时间可能取决于 TOF1对齐情况。  如果我们禁用 TOF1对齐(不对齐)、我应该 PLL1不再依赖于 F。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Fung:
    感谢您的答复。

    我们理解您的回复。
    我们最初从数据表中认为是相同的、
    但是、我们在使用实际设备进行评估时获得的结果与随附文件中所示的结果相同。
    请您为我们确认一下吗?

    e2e.ti.com/.../Behavior-of-LMH1983.xlsx


    也许您能够理解、这种行为与您所回答的不同。

    您能否通过使用原型板等检查实际器件来确认内部规格?

    此致、
    Hiroaki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Hiroaki、

    该器件不是由我们的团队开发的、我们定位根本原因的能力非常有限。 我将在本周晚些时候审核您的信息并得到我的最佳猜测。