主题中讨论的其他器件:ADC088S102
工具与软件:
ALL HI
如图所示、‑在10 MHz 设计 SCLK、TI 是否有关于高速 SPI 电路设计的任何相关指南? 例如、是否有关于布线长度、阻抗匹配、PCB 布局、EMC 等方面的设计建议? 谢谢你。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
ALL HI
如图所示、‑在10 MHz 设计 SCLK、TI 是否有关于高速 SPI 电路设计的任何相关指南? 例如、是否有关于布线长度、阻抗匹配、PCB 布局、EMC 等方面的设计建议? 谢谢你。
您好、Sheng:
此器件在3.2MHz SCLK 频率下的额定运行速率高达200ksps、因此我无法保证超过该 SCLK 频率时的性能。 数据表的格式使这一点有点混乱、但这将是此器件的极限。 如果您想使用最高16MHz SCLK、则 ADC088S102是该器件的1MSPS 版本。
我想我们没有具体的文档来详细说明 SPI 的上述注意事项。 凭借10MHz SCLK、您在 保持信号完整性和 EMC 的同时仍具有良好的设计灵活性。 下面列出了一些一般注意事项。 使用 SPI 时、您无需设计任何特定的引线阻抗、只要它们都是相似的。
1.保持布线短且直(不旋转90度)
2.添加小值串联电阻,减缓上升时间,减少振铃/过冲
3.将 SPI 线路设置为接地平面或接地覆铜上
通常、这些指南足以避免进行更严格的分析。
如需更深入地讨论 EMC、建议观看 TI 高精度实验室有关 ADC 的系列视频、特别是"通过 PCB 设计实现出色的 EMC"视频。
此致、
Joel
您好、Sheng:
由于最大采样率通常与最大 SPI SCLK 频率相关、因此进一步了解您的用例以及所需的要求会有所帮助。 即使是在40 -50MHz 时、一般准则仍保持不变、但应更严格地遵守。 设计时不一定要考虑抗干扰措施。
1.你需要多少频道?
2.每个通道需要多大的采样率、所有通道需要的总采样率是多少?
3.你需要什么分辨率?
4. ADC 还有您需要的其它特殊功能吗?
此致、
Joel