工具/软件:
尊敬的团队:
我是否知道 SCLK 引脚的输入电容是多少?
此问题的背景是因为我们正在考虑将多个 ADS7046 连接到来自 MCU 的 1 个时钟源、使用 15MHz 时大约需要 10 到 30 个。 我知道这也取决于 MCU 引脚驱动能力和布局寄生电容、但我想知道 1 个时钟源可以驱动多少 ADS7046。
同样、我是否可以知道 SDO 引脚的驱动能力、并告诉我可以将多少 ADS7046 连接到同一总线?
此致、
北村裕人
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:
尊敬的团队:
我是否知道 SCLK 引脚的输入电容是多少?
此问题的背景是因为我们正在考虑将多个 ADS7046 连接到来自 MCU 的 1 个时钟源、使用 15MHz 时大约需要 10 到 30 个。 我知道这也取决于 MCU 引脚驱动能力和布局寄生电容、但我想知道 1 个时钟源可以驱动多少 ADS7046。
同样、我是否可以知道 SDO 引脚的驱动能力、并告诉我可以将多少 ADS7046 连接到同一总线?
此致、
北村裕人
北村山喜
ADS7046 的 SCLK 最大电容为 2.168pF。 可可靠连接在一起的器件数量也取决于控制器的驱动强度。 我建议使用器件的 IBIS 模型来协助进行此分析、因为它也很大程度上依赖于 PCB 布局。 我预计、在高于 10MHz 的时钟下工作的器件将很困难。
SDO 引脚也是如此、其最大电容为 2.523pF。 应将信号完整性分析工具与 IBIS 模型配合使用、事先验证设计。
此致、
Joel