工具/软件:
客户将 DAC43508 与 10k Ω、3.3V 上拉电阻用于 CLR 引脚。 但是、存在清除 错误以将其判断为低电平、清除内部设置并使输出变为 0V 的问题。
您能告诉我们建议的上拉电阻值吗? 或者直接连接 3.3V 也可以用于此目的?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好:
我认为这是以下内容的重复线程:
(+) DAC43508:CLR 引脚阻抗 — 数据转换器-内部论坛 — 数据转换器-内部 — TI E2E 支持论坛
如果问题未实际解决、请继续该主题中的对话。
此致、
凯蒂恩·琼斯
链接无法正常工作
无法显示该页面、因为发生了内部服务器错误。
由于该链接已代表客户发布在我们仅限 TI 的内部论坛上、因此该链接不起作用。 以下是响应:
您能解释一下清除/复位事件的含义吗? 这些都是不同的东西。 清除只会影响 DAC 输出寄存器。 客户是否可以读回 DEVICE_CONFIG 寄存器并检查 PDN 位是否也已复位为默认值? 如果该寄存器也已复位、那么我们需要确保 VDD 上没有电源骤降导致器件复位。
我无法找到确切的阻抗规格、但引脚是高阻态。 没有内部上拉/下拉电阻。 如果清除引脚未使用、则可以直接将该引脚连接到 3.3V。
此致、
凯蒂恩·琼斯