This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
我的客户需要您的帮助。
<问题>
在以下情况下,其主板上的Xilinx FPGA中发生了运行差异错误。
1.当他们关闭信号输入时。
2.当他们拔出信号输入电缆时。
3.当它们逐渐降低输入信号电平时。
。
* FS = 2.8GSPS
*旁路模式
*已禁用加扰器
* K = 4
*交流耦合连续SYSREF
*差分同步
*寄存器的设置如下。
0x0021 0x01 //取消断言重置
0x0021 0x00 //启动所有寄存器的重置
0x0030 0x00 // SYSREF接收器和处理器关闭
0x0040 0x04 //为高速印刷电路板设置序列化器预强调
0x0066 0x03 //启用计时优化的前景校准模式
0x002B 0x13 //将保留寄存器更改为正确设置
0x0208 0x07 //将超范围处理更改为最长间隔
0x0051 0x84 //针对大信号优化的校准
0x0201 0x0E // JESD_EN = 0加扰器已禁用(默认) K=4
0x0200 0x20 //签名的2s补码终滤波器具有0-dB增益旁路模式
0x0202 0x40 // P54 PLL关闭,差动同步,正常数据模式
0x0030 0xC0 // SYSREF接收器和处理器打开
0x0201 0x0F // JESD_EN = 1加扰器已禁用(默认) K=4
0x0050 0x0E //启动实地校准
[Q]
有什么需要注意的吗?
是否有其他必要的信息?
此致,
Hiroshi Katsunaga
广石,
他们是否将TI EVM与Xilinx平台配合使用? 如果是,Xilinx平台是什么? 如果不是,他们使用的是哪个Xilinx设备系列? JESD204B接口的时钟源是什么?
此致,
Jim