请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:ADC12J2700 你好
我们在原型中使用ADC12J2700。 不管怎样,我们从ADC中捕获了很长一段时间,我们注意到我们可以在数据中看到ADC采样频率的假产物。 这是正常的吗???
我们可以看到1/2和1/4的采样频率,分别为-66dBm和-62dBm。 请提供帮助。 谢谢你。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
你好
我们在原型中使用ADC12J2700。 不管怎样,我们从ADC中捕获了很长一段时间,我们注意到我们可以在数据中看到ADC采样频率的假产物。 这是正常的吗???
我们可以看到1/2和1/4的采样频率,分别为-66dBm和-62dBm。 请提供帮助。 谢谢你。
你好,Layne
ADC12J2700 ADC使用4路交错架构。 内置校准过程用于最大程度地减少交错模芯之间的偏移不匹配,但校准过程完成后会出现一些残留的不匹配。 这就是FS/2和FS/4的原因。 ADC12J2700数据表的表6.5 中列出了预期的正电平。
如果这些spurs高于预期水平,则应通过设置CAL_SFT位来启动校准循环。 (寄存器0x050,位3)。
此致,
Jim B