This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38J84:复数乘数问题

Guru**** 2578945 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/581199/dac38j84-complex-multiplier-question

部件号:DAC38J84

我正在进行一个具有挑战性的项目,我们计划在基带中产生大约间隔1MHz的500声调,然后使用复杂乘法器将它们向上转换为使用板载NCO的中间频率。  我的数据速率将是625 MHz,4倍内插使我们在输出上达到2500 MHz的DAC速率。  我在评估板上做得非常好。

但是,我们现在正在检查单音的一些结果,并注意到某些失真产品比单音升转换的预期值(-55 dBc)高。  例如,如果我有一个大约1 MHz的边带(使用HSDCpro生成),  我得到了一些假象,如附图所示。  

这种情况下的设置是:FS/4使用内部时钟时的粗混音器,614.4 MHz使用内部数据速率,DAC时钟为2457.6 MHz。

我认为这可能与数学运算的方式有关,当将两个16位数字相乘时,只有16位输出。  我想我的问题是,这只是试图以这种方式使用零件时的固有问题,还是我漏掉了一些技巧?  谢谢Dan Van Winkle

这将在614.4 MHz下产生以下输出频谱:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan,您好!

    当您将1R频率更改为100 kHz (即使用1.1MHz)时,1个标记处的提示音会转到哪里?  我想看看是否与混合谐波存在某种关联。

    此外,当您跨接时是否还有其他伪影(可能是50M或100MHz跨接)?

    在发送前,您是否尝试将HSDC Pro中的信号从1后退至0.707 ?  将2个全标度复杂信号输入DAC可能会使复杂混音器中的复杂数学饱和。  多色调的平均功率比单色调低得多,因此您可能看不到多色调的内部饱和。

    如果这些建议有帮助,请告诉我。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Ken:

    如果我将频率移动到2 MHz,则正频移动到8 MHz。  将其移动到1.1 MHz时,正齿轮将4.4 MHz移开(低于NCO的3.3 MHz)。

    我很高兴您询问更广的跨度。  如果我把频率偏移频率设置为更像50 MHz,我就会看到一个非常令人不安的瞬时假象。  如果我能拍出一部电影,你就会明白我的意思。  相反,我会附加几个镜头,一个是频谱分析仪上的快速扫描,另一个是慢速扫描。  我需要了解这些是什么。  看起来它们可能与JESD错误有关,因为如果我去8个通道,它们似乎消失了(目前我正在运行4个通道,看到一些差异和不在表中的错误。  8通道箱显示无错误(SerDes 8通道速率为每通道轻度6144 Mbit)。  那么,我的评估版似乎有问题以最高的速率运行?

    此外,50 MHz偏移情况显示400 MHz偏移,因此这似乎是DAC乘法的一个特征。  我想了解这个机制。  刺激似乎不取决于我是否更改基带数据的级别(我的比例已低至0.5 的比例因数。

    下图是使用带有4个通道的粗混音器(快速频谱分析仪扫描)时,50 MHz偏移乘以FS/4:

    下图是使用带有4个通道的粗混频器(慢速频谱分析仪扫描)时,50 MHz偏移乘以FS/4:

    下图是50 MHz偏移乘以FS/4,使用8通道的粗混频器(慢速频谱分析仪扫描):

    以下是4车道设置的JESD页面的屏幕截图(8车道设置没有错误:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Dan,您好!

    我有一些意见可能会有帮助。 我认为位错误是在4L模式下以12.288Gbps运行SerDes的结果。 您拥有的TSW14J56是RevB,它仅支持高达10.3Gbps的信道速率,这是J56 RevB上FPGA的限制。 TSW14J56revD支持高达12.8Gbps的信道速率。 。

    4L处的错误将导致偶尔出现的样品错误/故障。 这类似于基带信号中的宽带噪声,并将通过插值滤波器进行过滤,使其看起来像基带采样率宽的噪声峰。 这表现在4L 1GHz宽屏截屏(600MHz宽频带噪声)中。

    您是否可以在8L模式下运行测试以从方程式中删除TSW14J56revB和SerDes错误?

    当您说正将输入频率移动4倍时,是远离还是朝向载波? 还是指FS/4混合器频率? 也许具有1M和2M输入频率的屏幕截图可以帮助我更清楚地了解发生的情况。

    谢谢。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Ken, 感谢您的快速响应!  是的,8L模式解决了问题。  我碰巧有一个revD板,我将尝试一下,这样我就可以排除4L错误(我们必须在应用程序中以4L模式运行)。  

    我附上了一张图片,说明了用粗混音器由614.4 MHz LO向上转换2MHz信号会发生什么情况。  杂散信号从载波移开。  我对所有其他虚假的都不是特别兴奋,但大的有点烦人...  

    我会向大家报告一下使用revD板的情况。

    谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    是的,revD板在4L模式下运行正常。 这样就解决了这个问题。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan,

    您看到的是沿着FS/2折回的第三个谐波失真。  数据表第15/16页概述了典型SFDR性能和HD3性能。  如果您使用NCO并将输出频率从100MHz扫描到600MHz,也可以看到这一点。

    您将看到HD3组件在Nyquist区域中向上移动,直到它到达FS/2。  在这种情况下,输出频率为409.6MHz,HD3=1.2288GHz。  当您继续增加输出时,HD3将从FS/2减少。

    在您的情况下,当您将Fout = 615.4MHz增加时,HD3将为3x615.4M = 1846.2M

    这将在第一个尼奎斯特的FS/2-(HD3-FS/2)=NFS- 1228.8 (1846.2 - 1228.8)=611.4M处折回

    对于>500MHz的输出音,数据表上不显示HD3谐波的级别,但是您的测量值在55-60dBc左右似乎在预期范围内。

    如果在此输出频率下需要更好的SFDR,您可能需要进行一些频率规划以避免HD3。

    肯尼亚