This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS8865:在菊花链模式下,CONVST是否必须在SPI时钟的低电平上降至低电平?

Guru**** 2583915 points
Other Parts Discussed in Thread: ADS8865, TM4C123GH6PM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/578601/ads8865-in-daisy-chain-mode-must-convst-fall-low-on-the-low-of-the-spi-clock

部件号:ADS8865
主题中讨论的其他部件: TM4C123GH6PM

我正在将菊花链配置中的ADS8865与另一台设备配合使用。

设备的配置如数据表第26页所示。

我注意到在计时图中,CONVST在SPI时钟下降时正好下降低。 目前,我的TM4C123GH6PM上的SPI外设发出传输结束中断信号后,我的CONVST降低,这在最后一个SPI时钟下降边缘大约1us之后发生。

我收到的数据似乎已损坏-一个样本不同步。 这可能是问题吗?

此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Tom,  

    我需要 验证是否有严格的要求,即CONVST的下降速率与上一次SCLK的下降速率完全相同。  请留出三个工作日,我将与设计小组和/或工作台确认。

    如果您可以提供CONVST,SCLK,DOUT1和 DOUT2的示波器图,我们也可以验证您的计时。

    谢谢,此致,

    路易斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Tom,

    通过 计时要求:菊花链(ADS8865数据表上的表3第7页),没有涉及 SCLK的CONVST下降边缘的严格计时参数规范;因此不要求CONVST与SCLK同步。  要求是从转换开始到读取所有数据位,CONVST必须保持高。  

    但是,在菊花链模式下使用不带忙指示器(DIN=0)的设备时,数据表建议SCLK在CONVST上升边缘必须较低,以便设备在转换结束时不会生成忙指示器; 和定义了图3 第7页上有关SCLK和CONVST的以下定时参数:

    Tsu-CK-CNV设置时间:SCLK有效至CONVST上升边缘(最小5ns)

    TH-CK-CNV保持时间:SCLK从CONVST上升边缘起有效(最小5ns)

    如果可能,请提供CONVST,SCLK, DOUT2的几个示波器图,以便我们验证计时。

    谢谢,此致,

    路易斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢Luis,

    我解决了问题。 这是由于SPI数据偏移。 我之前还在写一些额外的字节数,所以我读出的每两个字节数都是用于上一个信道的。

    我可以确认,我的ADS8865似乎没有任何问题,即从SCLK的最后一个下降边缘延迟CONVST的下降边缘。

    此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Tom,您好!

    很高兴听到问题已解决,感谢您确认CONVST下降边缘。

    此致,
    路易斯