This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1118:是CS低电平时DOUT/DRDY输出引脚驱动器过度驱动的弱上拉

Guru**** 2539500 points
Other Parts Discussed in Thread: ADS1118

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/590599/ads1118-is-the-weak-pull-up-overdriven-by-dout-drdy-output-pin-driver-when-cs-is-low

部件号:ADS1118

团队成员,您好!

希望你一切顺利。 您是否能够帮助解决以下客户问题:  

当CS输入为低电平时,我假设DOUT/DRDY信号驱动高电平和低电平。 (双向互补输出驱动)

这似乎是做事情的标准方式,但当我阅读“表7 -配置寄存器字段描述”的Pull_UP_EN部分时,我对这句话有点困惑: “仅当CS较高时,此位才启用DOUT/DRDY电位上的弱内部上拉电阻。”

我假设当CS处于低位时,弱下拉被DOUT/DRDY输出引脚驱动器驱动。  这是真的吗?  

我还假设弱下拉可用,以便当ADS1118处于空闲状态而不传输数据时,使DOUT/DRDY信号PCB跟踪不会浮动。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Randhir,


    弱上拉电阻仅在/CS为高电压时启用。 如果没有较弱的上拉,DOUT/DRDY通常处于高Z模式,可能会浮动高或低。

    当/CS引脚为低电平时,DOUT/DRDY会主动驱动输出为高电平或低电平,而不使用上拉。


    吴若瑟