This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1178:用于帧同步格式的ADS1178 SCLK/fCLK

Guru**** 2390785 points
Other Parts Discussed in Thread: ADS1178

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/605052/ads1178-ads1178-sclk-fclk-for-frame-sync-format

部件号:ADS1178

尊敬的各位先生:

我的客户向我们询问了ADS1178的Farme-Sync的SCLK/fCLK。

下面介绍了数据表的13页。

(2) SCLK必须连续运行,并且限制为1,1/2,1/4和1/8的fCLK。

另一方面,数据表的18页中有以下说明。

 帧周期(FSYNC时钟)内SCLK的数量可以是2的任意幂  

时钟周期的比率(1,1/2,1/4等) ,只要 周期数足以移动数据输出

 

(4)此外,在数据表的SPI 7页上有以下说明。)

为了获得最佳性能,请将fSCLK/fCLK限制为1,1/2,1/4,1/8等的比率

从一个数据帧内的所有通道。

那么,问题是SCLK / fCLK采用Frmae-Sync格式为什么"必须"?

SPI和帧同步中SCLK / fCLK表示法有何区别?

顺便说一下,我的客户正在使用帧同步格式的1/16。

此致,

是。哈塞伯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Yoshiki-san您好!

    感谢您的帖子!

    SCLK必须等于FSYNC模式下CLK的1/2^n比率的原因是帧同步是一个连续接口。 这意味着CLK和SCLK信号必须持续运行。 如果SCLK频率为非1/2^n CLK比率,则最终会遇到导致数据丢失的情况,无论是在数据字的开头还是结尾。

    更传统的SPI接口不需要连续的SCLK -事实上,只要您发送足够的时钟来读取下一个示例准备就绪之前的所有数据位,就可以以"突发"方式发送SCLK信号。

    在这两种模式下,将SCLK/CLK保持在1/2^n的比率可获得最佳的噪声性能,但任何其它时钟频率仍允许设备在最小/最大规格范围内运行。

    此致,
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Ryan-San,

    感谢您的快速回复。

    我知道如果在FSYNC模式下为2 ^ N,则没有问题。
    (即,即使客户规格的1/16也不重要)
    这是否正确?

    在数据表中,不列出1/8之前的条目。
    是否有理由限制数据表的1/8?

    此致,

    是。哈塞伯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Yoshiki-san您好!

    是的,客户的规格对于SCLK/CLK比率为1/16是合适的。 数据表不会将比率限制为1/8,我们输入“etc”表示模式继续。 :)

    同时验证帧同步计时要求是否已满足。

    此致,
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Ryan-San,

    感谢您的回复。

    我理解你的评论。

    我会回答客户的问题。

    此致,

    是。哈塞伯