This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS42JB69:60Msps采样频率的交流规格

Guru**** 2546960 points
Other Parts Discussed in Thread: ADS42JB69

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/605217/ads42jb69-ac-specifications-for-60msps-sampling-frequency

部件号:ADS42JB69
线程中讨论的其他部件: LMK0.4828万LMK0.4616万
尊敬的先生:
 
我计划在 我的设计中使用ADS42JB69 16位双通道ADC。
 
要求,
 
1. 180MHz I/p频率,采样频率为240Msps。
 
2. 70MHz I/p 频率 , 采样频率为60Msps。  
 
因为此器件支持从60Msps (最小) 到250MSPS (最大)的采样频率,符合我的要求。 我已经选择了这个。
 
我要求为 提及的相应输入频率提供240Msps和60Msps采样频率的设备交流规格。
 
此致,
K. Jaya Bharath Reddy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    K. Jaya,

    我附上 了采样时钟频率为250MHz和IF频率为180MHz的测试用例的数据。 我需要对主板进行一些更改以获取其他 数据。 希望下周初我能为您准备好。

    此致,

    Jim

     e2e.ti.com/.../ADS42JB69-Test.pptx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢Jim。

    请共享70MHz I/P频率,采样频率为60Msps。

    我必须从PLL内部生成60MHz器件时钟到电路板。
    生成60MHz和240MHz所需的VCO频率为2400MHz。 因此,我选择了LMK0.4828万。但时钟分配器的比例需要为40。但它支持多达32个。
    我选择了LMK0.4616万 PLL。 我是否可以使用此PLL来满足我的要求。

    此致,
    K. Jaya Bharath Reddy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    K. Jaya,

    连接60MHz数据。 Altera JESD核心时钟 为120MHz,SYSREF为3MHz。

    此致,

    Jim

    e2e.ti.com/.../ADS42JB69_5F00_60_5F00_Fs_5F00_70_5F00_IF.pptx