请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:ADS42JB69 主题中讨论的其他部件:LMK0.4828万, DAC37J84,
大家好
我计划设计一个带有3个ADC和一个DAC dac37j84的板,PLL是lmk0.4828万, 3个ADC芯片需要同步工作,所以我认为应该有4组时钟长度匹配,是否有任何问题?
PLL使用122.88MHz VCXO,如何设置Dclk3和Dclk_dac的频率?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好
我计划设计一个带有3个ADC和一个DAC dac37j84的板,PLL是lmk0.4828万, 3个ADC芯片需要同步工作,所以我认为应该有4组时钟长度匹配,是否有任何问题?
PLL使用122.88MHz VCXO,如何设置Dclk3和Dclk_dac的频率?
我创建了Vivado项目,请帮助我验证!
此项目应使用2017.3 生成