尊敬的工程师:
我设计了ADC12DJ3200电路板,并在单通道模式 (JMODE 0)中测试了其特性。 正弦波 被发送至INA进行测试。 我遇到了 一个问题,即通道 A或通道B的SNR (在Fclk=2GHz 和FG_Done=1处)与数据表中的相同,但当数据形成 单通道 数据时会严重降级。 除了频谱中Fin的正弦波信号外,还可以在FS/2+/-Fin处看到大脉冲,这表明信道A和信道B之间存在TIADC增益或计时不匹配。 通过模拟和估计,原因被确认为计时不匹配。
数据表SLVSD97 指出,它经过优化,可使INA 在单通道模式下获得最佳性能, 并且出厂时将默认微调值编程为每个器件的唯一值。 所以我很困惑为什么会发生这种现象。
然后,我要校准计时不匹配。 A-ADC和B-ADC的定时调整列于数据表,中,该数据表由 前台校准模式中的寄存器0x080和0x081控制。 这些8位寄存器用于调整每个ADC内核的采样瞬时。 但没有具体说明如何使用它们。 是否可以通过调整正时调整寄存器0x080和0x081来提高其性能? 以及如何使用装饰寄存器? 寄存器的每个位表示什么意思? 调整范围是多少?
我期待您的回复。 谢谢。



