This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS4249:是否需要添加时钟稳定器?

Guru**** 1810550 points
Other Parts Discussed in Thread: ADS4249
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/651129/ads4249-is-it-required-to-add-a-clock-stabilizer

部件号:ADS4249
主题中讨论的其他部件: CDCE7.201万

我正在设计一款连接到Xilinx FPGA的ADS4249新主板。

FPGA正在将时钟发送到ADS4249,并且ADS4249生成了时钟输入,用于对输出数据进行采样。

我注意到您在ADS4249评估板中添加了CDCE7.201万时钟稳定器。 对于由FPGA内部的内部PLL生成采样时钟的应用,是否有必要这样做?

使用时钟稳定器的标准是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Aronii,

    查看EVM设计原理图(位于 www.ti.com/.../ads42b49evm 文档中),CDC主要放在EVM上,以便通过CDC PLL选择内部时钟(另请参阅可选板载振荡器)。 缺省情况下,时钟输入和模拟输入不会接触EVM上的CDC。

    此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的快速响应。 所以我知道当从本地FPGA提供采样时钟时,不需要此芯片。

    AVI