This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1194:RLD反馈环路

Guru**** 2589265 points
Other Parts Discussed in Thread: ADS1194, ADS1298

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/649403/ads1194-rld-feedback-loop

部件号:ADS1194
在“线程: ADS1298”中讨论的其他部件

您好,

我们正在尝试使用您的ADS1194设计一个6导联心电图,其中包含4个电极+ 1个RLD电极。

在我们的设计中,我们连接了:

RA-LA至通道1

RA-LL至通道2

RA-V1至通道3

RLD电极至RLD_IN, RLD_OUT。  和RLD_INV通过0.01 UF电容和392千欧电阻器。

然后我将CONFIG3寄存器设置为:1101.11万

PD_REFBUF启用

参考电压2.4V

RLD_MEAS RLD_In已路由至通道3

RLDREF内部进给

已启用RLD缓冲区

RLD低感应已禁用

RLD已连接

但我仍然有强的共模干扰,通常与R峰一样高。 连接,断开RL电极不会改变RLD驱动器不工作的任何迹象。

我在电子设计,寄存器方面有没有做过错误的事情?

提前感谢!

格雷戈雷

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Gregoire:

    欢迎参加我们的论坛!

    您可以尝试以下几种方法来改进共模干扰的拒绝。 首先,增加RLD放大器的闭环带宽。 遗憾的是,我们现有的ADS1298 EVM在此处未显示出一个很好的示例(我假设您在此处获得392k || 0.01 UF)。 这些组件的闭环带宽设置为40.6 Hz。 由于此放大器正在通过共模消除信号传输到人体,我们希望包含50-Hz/60-Hz噪声。 尝试将切断频率增加到大约100 Hz / 120 Hz (即 1 M || 1.2 nF为132 Hz)。

    第二,调整RLD_SENS设置。 此寄存器用于为RLD派生选择单个PGA输出。 通常,与一个或多个主电极对应的PGA输出被选中(即 PGA1P (RA),PGA1N (LA),PGA2N (LL)在您的机箱中)。 如果不选择任何选项,RLD放大器仅向主体驱动缓冲的中电源直流电压,不能有效消除共模噪声。

    此致,

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Ryan:

    感谢您的快速回答。 我将尝试更改寄存器和筛选器值。
    我注意到我们通常也会得到高谐波(特别是50/3 Hz和50*3 Hz),我是否应该期望它们被RLD衰减? 如果是,我应该将截止频率提高到>150赫兹,或者是否存在过高截止频率的风险?

    我会随时向您通报测试结果的最新情况。

    谢谢!

    格雷格