This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC32RF45:ADC32RF80 SYSREF输入阻抗/输入配置

Guru**** 2540720 points
Other Parts Discussed in Thread: ADC32RF80, ADC32RF45

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/595843/adc32rf45-adc32rf80-sysref-input-impedance-input-configuration

部件号:ADC32RF45
主题中讨论的其他部件:ADC32RF80,LMK0.4828万

你好

我对ADC32RF80的SYSREF输入的输入阻抗/输入配置有疑问。

我有一个LVDS时钟源驱动SYSREF输入。 当我的时钟源与SYSREF输入断开连接时,我看到时钟源的正确LVDS输出(偏置电压:1.2V,峰值到峰值约400mV)。 当我将LVDS时钟源连接到ADC32RF80的SYSREF输入时,我看到它已加载,偏置电压被降低到大约0.6V。 这现在超出了SYSREF输入的所需通用模式范围,因此ADC32RF80不接收SYSREF时钟(导致其它问题,如SPI接口不工作)。

我知道SYSREF_P和SYSREF_N之间有100R (我已经测量过)。

1)但是SYSREF_P / SYSREF_N对GND的输入阻抗是多少?

如果我通过270R电阻器将SYSREF_P连接到1.15V,我会看到此电阻器上的压降。 此电阻器上的压降往往表明SYSREF_P到GND的输入阻抗约为400R。

我注意到的另一件事:如果我断言ADC32RF80的PDN (断电输入),那么LVDS SYSREF时钟偏差电压将跳回正确的电平(1.2V),因此只有在ADC32RF80通电时才会加载SYSREF输入。

我以前使用过ADC32RF45 EVM。 此器件从LMK0.4828万器件计时,也作为LVDS时钟。 在这里,我可以看到偏置电压为1.2V。

2) ADC32RF45和ADC32RF80之间的SYSREF输入级是否存在差异?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好

    是否有人对此请求有任何反馈?

    谢谢
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我们将调查此问题,并尽快回复您。 --RJH
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    ADC32RF45和ADC32RF80之间的sysref接口没有区别。

    在您的案例中,LVDS sysref源是否与ADC的sysref输入直流耦合?  

    此致,

    Satish。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Satish

    是的,LVDS SYSREF源与ADC的SYSREF输入直流耦合。

    谢谢

    Gavin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Gavin:

    很抱歉回复延迟。  

    假设您的主板上安装了ADC32RF80,我这样说是正确的吗?

    您能否报告零件上的包装标记? 这将有助于识别硅修订版。  或者,您可以读取寄存器0x04 (全局寄存器,因此不需要分页)的内容并重写以查找芯片版本。  rf80和rf45之间的sysref输入没有区别。 但是,芯片版本之间的sysref输入发生了变化。 因此,我想验证rf45 (EVM上)的芯片版本和rf80的芯片版本是否相同或不同。  

    您的配置脚本(设备)基于什么? 它是从GUI软件包附带的配置文件派生的,还是根据数据表中的说明创建的?

    您提到了当源连接到接收器时,系统引用上的偏差被拉下来。 ADC是在此时配置的还是刚刚打开的?

    从描述,版本差异似乎是问题所在,我将根据您的反馈提出建议。 此外,您是否仅在一个板/部件上看到此内容?

    此致,

    Satish。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Satish

    假设您的主板上安装了ADC32RF80,我这样说是正确的吗?

    --是的,我们的主板上有ADC32RF80

    您能否报告零件上的包装标记?

    ---主板上设备顶部的部件标记是:AZ32RF80 TI 6B4 ZHV1 G4
    --- EVM顶部的部件标记是:XAZ32RF4x X2674C TI 634 ZNF G4

    ---请注意,我们正在电路板上使用与EVM不同的时钟解决方案。 在EVM上,由TI LMK0.4828万为ADC32RF45 SYSREF计时。 在我们的主板上,ADC32RF80 SYSREF由ADI HMC7044计时。

    您的配置脚本(设备)基于什么?

    ---配置脚本基于TI SBAA226.zip中的配置文件。 DDC配置和JESD配置只有细微差别

    您提到了当源连接到接收器时,系统引用上的偏差被拉下来。 ADC是在此时配置的还是刚刚打开的?

    ---如果ADC已通电但已确定PDN (换言之,处于低功耗模式的ADC),则SYSREF时钟不会被拉下来,并且在1.2 处会正确偏置。 如果ADC已通电且未断言PDN (换言之,ADC正在运行),则SYSREF时钟被ADC拉低,并且在1.2 处不再偏置。 由于SYSREF现在超出了ADC输入的所需操作范围,因此我无法配置ADC - SPI接口需要正常工作的SYSREF

    此外,您是否仅在一个板/部件上看到此内容?

    ——我们目前只制造了一个原型板。 该板上有两个ADC32RF80设备。 两个设备的行为相同。

    谢谢
    Gavin
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Gavin:

    您是否可以在主板上共享sysref部分的示意图? ADC sysref输入需要外部偏置,我想不出为什么它被拉下来。 HMC7044的LVDS输出的两种电源模式之间是否存在差异? 我认为这不会,只是为了检查一下。

    您拥有的RF80部件是RTMed硅芯片,应与数据表中的说明匹配。 您是否在主板上有空间来尝试外部偏置(和交流耦合)?

    此致,

    Satish。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Satish

    ---你能在你的主板上分享sysref部分的原理图吗?

    很遗憾,我无法分享这些原理图。 但是,我可以简单地描述连接,因为它是直接连接:

    对于ADC1:

    HMC7044 SCLKOUT3 (引脚13)至ADC1 ADC32RF80 SYSREFP (引脚33)

    HMC7044 SCLKOUT3n (引脚14)至ADC1 ADC32RF80 SYSREFM (引脚34)

    对于ADC2:

    HMC7044 SCLKOUT7 (引脚29)至ADC2 ADC32RF80 SYSREFP (引脚33)

    HMC7044 SCLKOUT7n (引脚30)至ADC2 ADC32RF80 SYSREFM (引脚34)

    ———HMC7044的两种电源模式对LVDS输出有何不同?

    是的,这确实有影响。 将HMC7044 SYSREF输出配置为高电流/高性能模式时,SYSREF线路的下拉次数减少。 换言之,当HMC7044 SYSREF输出配置为高电流/高性能模式时,LVDS直流偏压会更高。 但是,它仍然不是1.2V,因此无法解决我看到的问题。

    ---您是否在主板上有空间来尝试外部偏压(和交流耦合)?

    这就是我如何使我的主板完全调试和工作的方法。 我已经修改了主板,使网成AC耦合。 我还在每个SYSREF网络(P和N)上添加了一个电阻分压器,以使ADC32RF80 ADC的输入端的网络偏压为1.2V DC。 这是可行的,很显然,修改可以应用于印刷电路板的未来修订版。

    但是,我想了解为什么会出现这种情况:

    ADC32RF80 ADC的LVDS SYSREF输入是否为非标准输入?

    HMC7044的LVDS SYSREF输出是否为非标准输出?

    LVDS应在多个设备和不同设备制造商之间兼容。

    我希望了解  有关ADC32RF80上SYSREF输入内部的更多详细信息 ,以了解这种情况的发生方式。

    ADC32RF80的SYSREF输入端是否没有接地路径? 它们是否纯粹是'高阻抗'输入?

    再次感谢

    Gavin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Gavin:

    我的理解是sysref接口符合LVDS标准,因此应该与类似的源兼容。 我正在等待设计团队提供更多有关sysref电路内部的信息。

    此致,

    Satish。