This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好,
我们有两 个来自TI公司的ADC12J4000评估板,我们希望将它们与Xilinx 7 FPGA板连接起来。 FPGA板(HTG700)是从HiTech Global公司购买的,它有三个FMC连接器(FMC A,FMC B和FMC C)。 我们尝试将ADC12J4000EVM与每个FMC连接。
FMC B和FMC C都很好,ADC可以实现其最大采样速率(4GSPS),日期可以从ADC到FPGA。 但是,FMC A无法正常工作。 ADC在4GSPS下工作时,最初无法传输数据。 然后我将ADC采样率降低到1GSPS,这次数据可以通过。 但是,只要我提高采样率(>1GSPS),数据就无法通过。
根据HiTech Global公司的建议,我测量了FMC A的I/O组的电压,并构建了Vivado项目来测试与这些组相关的GTH收发器的内部回路。 结果很好,我认为FMC A接头没有物理损坏。
我不确定我的设计中的SYNC和SYSREF是否存在一些问题。 请问ADC在4GSPS下工作时SYSREF的频率是多少? 你能给我一些解决问题的建议吗?
谢谢你。
此致,
Tong
您好,Tong
如果ADC12J4000EVM在FMC端口B和C上正常工作,但不能在A上正常工作, 那么,我预计HTG700卡上与FMC A相关的硬件功能或性能会有所不同。您能否提供HTG700示意图和布局文件的链接,以便我们查看该信息?
谢谢!
此致,
Jim B
Tong,
Xilinx提供了一个工具,让您可以查看名为IBERT的SerDes Eye图。 您是否曾尝试使用此信息查看FMC A中的数据外观? 还可以进行调整以 提高信号质量(取消强调,均衡等) 您是否尝试过更改这些设置?
此致,
Jim
您好,Jim:
我尝试使用IBERT测试FMC A,但没有发现任何问题。 在内部回路测试中,来自FMC A的数据与来自其他FMC的数据相同。 我还没有尝试去仿真或均衡,我会尝试使用它们并向您提供反馈。
我在这里附上HTG700的主板原理图和布局文件。
非常感谢。
此致,
Tong
e2e.ti.com/.../HTG_2D00_V7_2D00_PCIE_2D00_2000T_5F00_REV_5F00_20_5F00_Schematic.pdf
e2e.ti.com/.../HTG_2D00_V7_2D00_PCIE_2D00_2000T_5F00_REV_5F00_20_5F00_Mech_5F00_DIM.pdf
您好,Tong
在原理图层面上,我看不出来有什么不同。
您能否确认所有3个FMC连接器的V_ADJ_FMC_x为1.8V? 这似乎是默认设置,只要R401,R5和R60为48.7k欧姆,就应该如此。
由于FMC A连接器将ADC12J4000板投影到载板的某个区域,请仔细检查使用该连接器时,没有物理或电气触点可能导致任何问题。
此致,
Jim B
您好,Jim:
很抱歉回复迟到。
我已确认 所有3个FMC连接器的V_ADJ_FMC_x为1.8V。 FMC A已有一年多没有使用,因为我们最初只拥有TI的DAC板和ADC板。 我们最近将FMC A与新购买的ADC板连接在一起。 我们将在显微镜下检查它。
顺便说一下,您能否给我发送一个有关如何 提高信号质量(取消强调,均衡...)的链接?
非常感谢。
此致,
Tong
您好,Tong
本文档提供了一些有关使用ADC预重来提高传输距离较长的有损基片上的信号质量的信息。
http://www.ti.com/general/docs/lit/getliterature.tsp?baseLiteratureNumber=slaa691&fileType=pdf
由于您计划使用Xilinx FPGA,下面是Vivado串行I/O分析仪培训的链接。
http://xilinx.ie/training/vivado/using-vivado-serial-io-analyzer.htm
我希望这会有帮助。
此致,
Jim B
您好,Jim:
非常感谢。
您推荐的文档非常有用。 同时,HiTech Global提议检查主板,并在需要时更换FMC连接器。 我们解决这个问题后,我会尽快向您提供反馈。
此致,
Tong