这与线程 ADS5407有关:如何从高速 ADC 读取负值-数据转换器论坛-数据转换器- TI E2E 支持论坛
时钟问题单独提出
1.我是否确实需要用于 JESD ADC 的抖动清除器? 如果是的话,低于1GHz 的 ADC 是否需要它们? 请建议一个
2.如果我在 ADC 板上生成时钟并将其提供给 FMC,那么理想的时钟控制机制是什么?
或者我应该从 FMC 获取 CLK 并将其提供给 ADC 吗?
FPGA 端的编程器可以通过任何方式根据通过 ADS5407的 DATCLK 引脚接收的输入对数据进行采样
这将是由本地生成的 FMC 或 CLK 驱动的 CLK 的更好选项
建议为 ADC ADS5407的输入使用 TI 时钟源