您好!
我正在为 ADC 电路编写一个库、并想澄清我是否正确理解了数据表。 芯片的不同方面有三个问题。
数据速率、正弦滤波器和转换延迟之间的相关性
我想我知道数据速率由时钟频率以及第一个和第二个数字滤波器的抽取决定。 我对14400到38400 SPS 的数据速率有点困惑。 当我 通过更改 DR[3:0]来选择这些采样率时、无论 FILTER[2:0]位如何、第二个滤波器是否会在内部旁路以满足采样率? 这是否也意味着转换延迟仅变为数据表表中表9-13中列出的 SINC5金额?
在使用表9-13提供的延迟进行第一次转换后、会显示后续转换以标称数据速率进行。 这是否意味着、例如在38400SPS 时、第一次转换发生 的时间为0.207ms、但在连续转换模式下、下一次转换将在1/38400时发生?
2.当 CRC 位被设置为启用 CRC 或校验和时,与禁用时相比,这是否会在转换或数据传输中引入任何延迟?
谢谢、
Steven