This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3660:在 SDR 输出模式下同步多个 ADC

Guru**** 2390755 points
Other Parts Discussed in Thread: ADC3660, ADC3660EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1015773/adc3660-synchronization-of-multiple-adcs-in-sdr-output-mode

器件型号:ADC3660
主题中讨论的其他器件:、 TSW1400EVM

您好!

ADC3660上的 SYNC 引脚是否被设计成能够每64个时钟周期切换一次、并且不会导致信号的不连续性或静音? 我不确定我应该如何解释这一点
数据表中的数据表行。 我使用 EVM 尝试了通过 SPI 进行同步、当处于活动状态时、NCO 看起来会停止 或处于0Hz、直到禁用同步。

"在操作期间尝试重新同步时,同步切换应该在64*K 时钟周期发生,其中 K 是整数。 这可确保时钟分频器的相位连续性。"

在我们的应用中、我们将使用其中的8个双 ADC、并计划在每次频率更改时在引脚上发出同步。 我们的应用之一可能使用2x DCLK (SDR)模式。
这是否以任何方式更改了同步行为?

谢谢、

Pieter

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Pieter、

    是的、当 NCO 输出变为其新频率时、它将存在短暂的转换/不连续性。  如果将 SYNC 引脚(或寄存器)保持在"高电平"状态、则 NCO 将不存在。 主要思路是提供脉冲以快速更新 NCO 输出。

    我已经对 ADC3660EVM 和 TSW1400EVM 进行了一些测试、希望这些测试能够让您了解同步功能的使用以及更改 NCO 频率所需的速度。 我使用了一次性脉冲来确保 NCO 更新一次、并且不会保持复位/空状态。

    e2e.ti.com/.../ADC3660-Sync-Test.pptx

    关于64*K 系数,这是为了确保 NCO 阶段在执行“活动”(非初始配置) NCO 更新时保持不变。 如果不在64*K 内同步、则与之前的 NCO 相位相比、所有多通道 ADC (即使所有 ADC 将共享同一相位)将存在绝对相移。

    2x DCLK 模式不会影响同步功能。

    此致、

    Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、

    谢谢。 这回答了我的问题。