您好!
与论坛博文类似、我们需要 使用 Xilinx 的 ZCU106评估模块(EVM)评估 DAC、正如论坛博文所述、TI DAC EVM 不支持此 EVM。
是这样吗? 是否有任何权变措施? 请告诉我们。
谢谢、
Kiran
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
与论坛博文类似、我们需要 使用 Xilinx 的 ZCU106评估模块(EVM)评估 DAC、正如论坛博文所述、TI DAC EVM 不支持此 EVM。
是这样吗? 是否有任何权变措施? 请告诉我们。
谢谢、
Kiran
Kiran、
ZCU106未路由 DAC EVM 使用的同步布线。 要使该接口正常工作、您必须使用 FPGA 中的备用信号跳线将来自 ZCU106的 SYNC 信号连接到连接器(如果有) y、然后将其发送到 DAC EVM 的 J21。 FPGA 必须提供1.8V CMOS 电平信号才能正常工作。 出于某种原因、Xilinx 忘记在所有 Zynq 平台上路由该关键信号。 根据 JESD204B 标准、这是 FMC 引脚 F10/F11。
此致、
Jim
您好、Jim、
感谢您的快速响应和提供的详细信息。
目前、我们 认为 这可能是其中一种可能性: ZCU106有 2个 PMOD 连接器(J55/J87)、这两个连接器均符合 LVCMOS18 IO 标准。 必须在 ZCU106的 J55/J87引脚和 DAC EVM 的 J21之间进行线性/某种连接(当然也与接地端连接)。
例如、如果我们仅使用一个 JESD 链路、则 在 ZCU106上、将 PMOD J55.1引脚连接 到 DAC EVM 的 J21.1
这应该起作用、对吧? 您在这里看到了任何问题吗? 在 LVCMOS 模式下使用同步功能时、是否需要在 FPGA (JESD 内核)或 DAC 中进行其他任何其他设置?
我同意、很遗憾 Xilinx 没有在所有 Zynq EVM 平台上连接这些 FMC 信号、因为在其他 EVM 中连接了相同的信号(如 KC705)
谢谢、
Kiran