我使用 ADS1256已经有一段时间了、到目前为止、我 已经在发送到 ADS1256或从 ADS1256接收到的每个字节之间插入了 T6延迟、只是为了安全起见、并简化逻辑。 现在、我将考虑提高逻辑效率、并在适用的情况下使用 T11延迟。 但是、我很难理解数据表图1表中的 T11数字。
4 T_CLKIN 对于 RDATA 而言意味着什么? 是其它命令与 RDATA 之间的延迟还是 RDATA 与其它任何命令之间的延迟? 在任何情况 下、在驱动 SCLK 读取采样数据之前、我需要等待 T6 = 50 T_CLKIN、这样我就看不到4 T_CLKIN 的含义。
WREG 呢? T11是构成命令的两个字节之间的时间吗? 还是写入 ADS1256寄存器的字节之间?
唤醒呢? 该命令甚至未在表中列出。
顺便说一下、最好为转换器提供一个仿真模型。 最好在 VHDL 或 Verilog 中。
/F