This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS9224REVM-PDK:EVB RAM 和时钟设置的深度

Guru**** 2539500 points
Other Parts Discussed in Thread: ADS9224REVM-PDK, ADS9224R, THS4551, LM7705

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/979434/ads9224revm-pdk-depth-of-evb-ram-and-clock-settings

器件型号:ADS9224REVM-PDK
主题中讨论的其他器件: ADS9224RTHS4551LM7705

您好!

我们正在寻找一个评估板、该评估板能够对两个同步通道进行采样、这些通道至少具有14位、采样率大于2.048MHz。 我们选择 了 ADS9224REVM-PDK EVB、但有一些问题需要澄清

Q1)关于 ADS9224REVM-PDK EVB,我们想知道用于收集两个可用 ADC 通道中每个通道的数据的 SRAM 缓冲区(如果有)的深度有多深(我们会始终将其用作双通道)? 那么、在一次采集中可以存储多少个样本?  

Q2)我们了解到、无法将 ADC 的采样率与外部基准同步、但我们可以使用相关的数据采集软件将接近该频率的值设置为使用 EVB PLL 正确近似目标采样频率。

由于 ADC 输入模拟样本是在2048KHz 下生成的、假设我们将使用接口协议来实现最大2.61Msp 采样率、因此由于2048KHz 的 SW PLL 近似值、我们在采集的数据流上会发现的最大频率误差大约是多少  (哪个与 Q1耦合将使我们能够详细说明最大 SRAM 采集存储空间内的最大频率漂移)? 如果使用不同的接口协议、则建议使用2.048MHz 的更好近似值。

Q3)是否可以在直流耦合模式下使用 ADS9224REVM-PDK 评估板(具有全差分输入或单端)、其中包含来自我们硬件的信号并 具有1.65V 共模和 +/-500mV pp 范围? 假设在电气/接口方面是可能的、则会有任何线性限制阻止这种使用?  或者、我们是否应该提供外部电平转换器(如果我们想在直流耦合模式下使用它)、或者作为一个附加选项、我们可以通过外部直流块使用具有交流耦合功能的 EVB 进行连接、以便在没有任何直流电平的情况下进行连接。使用 ADS9224REVM-PDK 为电路板签发 ADS9224REVM-PDK? 请提供建议。

Q4)最后、我们在常见问题解答(e2e.ti.com/.../770796 )中注意到、在2019年、伴随软件上出现了与 dBc 和 dBm 转换相关的错误、 当两个 ADC 输入接地时、与向 ADC 输入施加 CW 正弦音时相比、会导致不同的关闭范围垂直刻度。 在配套数据采集软件的当前版本中是否修复了此错误?

此致

卢卡

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Gianluca、

    很抱歉、您的疑问迟迟未得到回复、我们在达拉斯遇到了一些激动、因为这是一个非常冷的咒语、它给大部分球队断电了动力和水。  我们将尽快回复您、并为您提供问题答案。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Gianluca、

    感谢您的发帖。

    1. EVM 能够收集至少2^21个样本。 这应该为频域分析提供足够的频率分辨率。
    2. 我不确定我是否理解了这个问题。 CONVST 上升沿之间的周期等于 ADC 数据速率。 我们的评估软件将使用 PHI 控制器 PLL 指示与指定目标数据速率最接近的可实现数据速率。 ADS9224R 还支持外部 CONVST。
    3. ADS9224R 的输入共模范围在电气特性表中列为1.848V 至2.248V。 因此、无法直接使用共模电压为1.65V 的输入信号。 为了转换传入的共模电压、全差分放大器(THS4551)具有一个 Vocm 引脚、该引脚连接到 ADS9224R 的 REFby2输出。 我们提供此功能以简化输入共模要求。 此外、还可以选择将 REFby2电压偏移+100mV、以便向负放大器电源轨提供更多的余量摆幅。
    4. 我还不知道是否已经解决了这一问题、但我将尝试找出答案。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryan、

    首先,请允许我感谢你的答复。

    有关您的回答、请在下面的蓝色部分找到我的评论/说明。

    感谢您的更新回复(如果有)。

    此致。

    卢卡

    EVM 能够收集至少2^21个样本。 这应该为频域分析提供足够的频率分辨率。

    好的、没关系。

    我不确定我是否理解了这个问题。 CONVST 上升沿之间的周期等于 ADC 数据速率。 我们的评估软件将使用 PHI 控制器 PLL 指示与指定目标数据速率最接近的可实现数据速率。 ADS9224R 还支持外部 CONVST。

    我们需要以2.048MHz 的频率进行采样。  问题是:使用评估板可实现的最接近数据速率是多少? 只是为了了解您何时说出最接近的(2.048MHz)、您意味着差异将是几 Hz、几 kHz 或更多?  我们希望您/TI 为我们提供一个精确的数字、因为我们应该决定 评估板是否可用于输出应用。

    ADS9224R 的输入共模范围在电气特性表中列为1.848V 至2.248V。 因此、无法直接使用共模电压为1.65V 的输入信号。 为了转换传入的共模电压、全差分放大器(THS4551)具有一个 Vocm 引脚、该引脚连接到 ADS9224R 的 REFby2输出。 我们提供此功能以简化输入共模要求。 此外、还可以选择将 REFby2电压偏移+100mV、以便向负放大器电源轨提供更多的余量摆幅。

    Ryan、我们知道 ADS9224R 输入共模限制。 我们要了解的是输入级(即 THS4551)是否可以接受1.65V 共模输入(因为我们从原理图中看到、它使用双电源正/负电压运行、因此其标称输入共模应为 0V)。 或者我们可能/应该交流耦合输入信号吗?

    我还不知道是否已经解决了这一问题、但我将尝试找出答案。

    感谢您的检查。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Luca:

    [引用 user="Gianluca Chiarini">我们需要以2.048MHz 的频率进行采样。  问题是:使用评估板可实现的最接近数据速率是多少? 只是为了了解您何时说出最接近的(2.048MHz)、您意味着差异将是几 Hz、几 kHz 或更多?  我们希望您/TI 为我们提供一个精确的数字、因为我们应该决定 评估板是否可用于输出应用。[/QUERP]

    在 EVM 软件中、目标采样率和可实现采样率在 GUI 窗口底部指定。 我尝试将 PLL 设置为使用2.048SPS 采样率、但它默认为2MSPS。

    该 EVM 可与外部 CONVST 信号配合使用、您可以将其精确设置为2.048MHz。 我可以与您一起在 GUI 中启用该功能。

    请记住、我们的评估平台不能直接用于任何终端应用。

    THS4551负电源可选择为0V 或-230mV。 因此、它并不是真正设置为双极电源。 230mV 由 LM7705 IC 生成。 这允许增加负输出摆幅以提高失真性能。 或者、您可以使用真正的单极电源(Vs-= 0V)并将 REFby2输出移位+100mV、正如我在上一篇文章中所述。 只有在需要实现满量程输出摆幅时、这才是必要的。

    1.65V 的输入共模应正常工作、无需交流耦合。

    e2e.ti.com/.../Input-signal-chain_5F00_THS4551.TSC

    此致、