This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我能够从 DAC 3283中生成37MHz、但它也具有与37MHz 相距1MHz 和2MHz 的杂散分量。
DAC 输出:37MHz -5.42dBm
杂散分量为-57dBm
DAC 频率为192MHz
数据频率为192MHz
FPGA 中的 DDS 系统频率-192MHz、DDS 输出频率37MHz
插值2X
DAC 通道 B 断电。
请指导我如何减少杂散频率分量
提前感谢
Ravi、
请注意、节点 IOUT1和 IOUT2处的顺从电压不应超过、这会导致信号失真增加。 尝试从 FPGA 中删除输入数据振幅。 确保正确设置了 rbias 电阻器。 对于最大输出电流、应将其设置为960欧姆。 它不应低于此值。
如果使用变压器、请确保器件的带宽在输出频率的规格范围内。
确保 DAC 未报告任何错误或警报。 运行数据表第8.4.7节中的数据模式检查器测试。
此致、
Jim
尊敬的 Jim
感谢您的回复、在上述所有建议中、我仅检查了数据模式检查器、界面工作正常。 我将检查其余参数并返回。
此致
t Ravikanth
我在通道 A 和通道 B 上都写了零、理想情况下、当没有写任何内容时、频谱应该为零、但在频谱中发现了一些分量、它是出现在电路板上的晶体分量输出之一。 一旦晶振被移除、杂散分量就消失了。