This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS54J69:动态更改采样时钟并配置2倍抽取滤波器

Guru**** 1828310 points
Other Parts Discussed in Thread: ADS54J60, ADS54J69, ADS54J66
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/970495/ads54j69-dynamically-changing-sampling-clock-and-configuring-of-decimation-by-2-filter

器件型号:ADS54J69
主题中讨论的其他部件:ADS54J60ADS54J66

我想在5ms 时间间隔内切换运行条件:

  • 具有2倍抽取滤波器的230MHz 时钟、即130MSPS。
  • 没有2倍抽取滤波器的500MHz 时钟、即500MSPS。

在这种情况下-

  • 这种时钟和2倍抽取滤波器更改是否可行?
  • 随着时钟频率的变化、JESD 接口需要多长时间才能稳定?
  • ADC 性能规格是否相同且稳定、即在230MHz/130MSPS 时钟频率下、SNR 为73dBF、SFDR 为93dBc。

相关信息

Ramesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ramesha、

    时钟和抽取滤波器是可行的。 由于 ADC 串行器/解串器 PLL 频率将发生变化、因此您必须重置 PLL、这将需要两次 SPI 写入。 这将是大部分延迟。 链路也必须重新建立。 这将是大约140个 ADC 时钟周期以及 FPGA 所添加的任何内容。

    如果在500Msps 或230Msps 采样、性能应大致相同。

    此致、

    Jim  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、

    我们的支持团队不清楚如何禁用抽取滤波器。 请说明、请向我们提供有关该信息的更多详细信息。

    此致、

    Ramesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、

    时钟频率为250MHz 和中心频率为70MHz 时、性能(SNR、SFDR、SINAD 和 ENOB)如何。使用 ADC54J69 (125MSPS)和 ADC54J60 (250MSPS)。

    此致、

    Ramesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ramesha、

    答复中有些混淆。 我曾尝试指出、您可以使用您提到的两种频率在抽取模式下操作器件。 该器件没有旁路模式、只有2倍抽取模式。 如果您需要在没有抽取的情况下运行、可以使用 ADS54J60。 这两个器件提供相同的性能。 主要区别在于 ADS54J60具有旁路选项和一些其他抽取模式。 如需更多信息、请参阅数据表。  很抱歉造成混淆。

    此致、

    Jim   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ramesha、

    使用491.52MHz 时钟捕获的数据如下:

    模式         SFRD    SNR    ENOB    SINAD   (除 ENOB 外所有以 dBFS 为单位)

    绕过      84.2       71.2     11.5       71.1

    2x Dec.       93          74        12          74.5

    如果数据速率为125MHz、则无法采集70MHz 数据、因为抽取滤波器会将其切断。 该模式的奈奎斯特范围为0至62.5MHz。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ramesha、

    我刚刚记得、如果您使用高通滤波器模式、您可以 使用抽取模式捕获此数据。  下面捕获的新数据使用245.76MHz 时钟:

    模式         SFRD    SNR    ENOB    SINAD   (除 ENOB 外所有以 dBFS 为单位)

    绕过      76          69         11.2        69   

    2x Dec.       77          71         11.6       71.7

    执行此测试时、我无法访问250MHz 时钟源。 在2x 抽取模式下、250MHz 下的数据会稍好些、因为音调会远离滤波器阻带区域。

    该数据是使用 EVM 板载时钟获取的。 在245.76MHz 时,LMK 输出未进行优化,与491.52MHz 测试用例相比,这也会降低性能 。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim

    非常感谢您对抽取配置(即仅可在 ads54j60中进行旁路和抽取 )的澄清 并提供 ADC 的结果。

    请告诉我、以上结果仅使用 ADS54J60芯片?

    谢谢

    相关信息

    Ramesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ramesha、

    是的、仅限 ADS54J60。 ADS54J69使用与 ADs54J60相同的内核、因此抽取结果是相同的。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim

    为何使用 BYPASS (snr69)和 clock491MHz 双倍抽取(snr74)时钟246MHz 的性能会有所不同、即使是使用 ADS54J60等同一芯片也是如此。

    如果我使用 ADS54J60获得 SNR74@2x (针对5MHz 带宽)和 SNR71@旁路(针对240mhz 带宽)、那么我很满意将这个芯片用于我的应用。

    相关信息

    Ramesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim

    我们总共需要4个 ADC 通道。 由于在两个 ADC54J60之间同步的风险很小。 如果我使用 ADS54J66、我是否会获得类似的性能?  

    请提供~500MHz 采样时钟和70MHz 中心频率的测试结果、其中 ADS54J66采用抽取和不采用抽取。  

    此致、

    Ramesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ramesha、

    请参阅  随附文件中的测试结果。

    此致、

    Jim

    e2e.ti.com/.../ADS54J66_5F00_491p52Msps_5F00_bypass.pptx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    e2e.ti.com/.../8585.ADS54J66_5F00_491p52Msps_5F00_bypass.pptxRamesha、

    数据已附加。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    先生

    请提供有关 ADS54J66和 ADS54J60的2音(输入频率为69.75和70.25MHz) SFDR 的数据。

    相关信息

    Ramesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    先生

    轻微校正-通过电源组合器将输入馈入69MHz 和71MHz。 向我们发送图解和数据。

    相关信息

    Ramesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ramesha、

    抽取模式、旁路模式还是两者都是?

    此致、

    Jim  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    主席先生,

    针对 ADS54J66和 ADS54J60的旁路、2倍抽取和4倍抽取。

    此致、

    Ramesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    e2e.ti.com/.../ADS54J60_5F00_491p52Msps_5F00_bypass.pptxe2e.ti.com/.../8267.ADS54J66_5F00_491p52Msps_5F00_bypass.pptxRamesha、

    附加的数据。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    主席先生,

    感谢您的早期报告。

    给出的数据适用于强度为-7dBFS 的输入信号。 请提供针对5dBm、8dBm 和10dBm 输入信号强度的 ADS54J60和 ADS54J66的旁路、2x 和4x 抽取结果。

    此致、

    Ramesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ramesha、

    所有数据表测试数据通常在输入为-1dBF 时采用单频数据、而输入为-7dBF 时采用双频输入。 在0dBFs 时、器件将处于满量程并开始显示失真。 这种情况只会随着您建议的功率级别而变得更糟。

    获取此数据非常耗时、我现在没有带宽来执行此操作。 我建议您订购这些 EVM、以便您可以自己进行这些测量。   否则、我可能需要一段时间才能向您获取此信息。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    主席先生,

    对于关键程序、我们必须最终确定 ADC 器件型号。 至少为我们提供 ADS54J66的两个音调数据、在 -5dBFs 和-1dBFs 下具有2x 和4x 抽取率。

    此致、

    Ramesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ramesha、

    我能够为您捕获数据。 使用两个音调时、使用的最大振幅应为-7dBFS、否则 ADC 将饱和。 我认为您不需要根据您的请求将输入设置为-5 dBF 和-1dBF 的数据。 为了证明这一点、我在-2dBFs 和-5dBFs 下进行了采集。 我想您需要-8dBFs 和-12dBFs 的数据、这正是我捕获的数据。 所有这一切都在随附的文件中。

    此致、

    Jim

     e2e.ti.com/.../ADS54J66_5F00_491p52Msps_5F00_bypass_5F00_new.pptx