This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF82EVM:DCLK 分频器=1 (FPGA 时钟和 SYSREF)时、无法从 DAC38RF82EVM 获得预期的 FPGA 时钟频率。

Guru**** 2380860 points
Other Parts Discussed in Thread: DAC38RF82EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/993854/dac38rf82evm-not-getting-expected-fpga-clock-frequency-from-dac38rf82evm-with-dclk-divider-1-fpga-clock-and-sysref

器件型号:DAC38RF82EVM

您好!

DCLK 分频器= 1 (FPGA 时钟和 SYSREF)时、我们无法从 DAC38RF82EVM 获取 FPGA 时钟频率(250MHz)。 对于其他 DCLK 分频器值(2/3/4/5)、我们能够获得预期的 FPGA 时钟频率(125/83.33/62.5/50MHz)。

DAC38RF82EVM 在 CMODE3中进行配置。

跳线 JP10开路(启用片上 PLL 时钟模式)。

为 SMA J4提供了一个4dBm 外部参考时钟= 250MHz。

选中"PLL Enable"框并输入所需的片上 PLL 参考时钟频率。

有关更多详细信息、请查看随附的 PPT。

谢谢、

Imran

e2e.ti.com/.../Issue-with-DCLK-divider_3D00_1-for-CLKout0-and-1.pptx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Imran:

    在 DCLK 源下拉中、尝试选择旁路模式或分频器+ DCC + HS 设置、以查看是否可以观察250MHz 时钟。