您好!
在 POR 之后、客户的 DAC 将显示意外的输出电压。 增加 RS 引脚的"时间常数"将解决此问题。
VDD = 5V
CS、CLK =上拉3.3V
LDAC =固定低电平
RS:10K/0.01uF
电源序列为5V->3.3V、5V 完全导通后、3.3V 导通。
在这种情况下、CS 和 RS 同时启动、但 RS 略慢。
将 RS 更改为220k 欧姆/0.01uF 将会改善它、因此有可能在 CS 达到3.3V 之前释放复位并启用 LDAC。
因为 LDAC 固定为低电平。
不过、在此期间 CLK 只有一个上升沿。
数据加载需要18位。
即使时钟数为18位或更少、DAC 输出是否在 LDAC =低电平时更新? (在本例中、当 CS =高电平时)
此外、如果这种现象发生时甚至没有向 DAC 寄存器写入一个值、
DAC 输出是否为无限期?
此致、
Hiroshi