我不知道 POR 电路是如何在 DAC53608上运行的?
数据表指出、要进行 POR、VDD 必须小于0.7V 至少1ms。
这是指 VDD 上升时间的速度吗?
我是否还可以询问 CLR 引脚操作是否与 POR 功能相同?
谢谢
Robert
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
如果您希望在每次上电后发生 POR、则必须在最小1ms 内保持低于0.7V。 这定义了 VDD 上升时间的速度。 现在、假设在上电之后、电源意外降至0.6V 并立即恢复(电源压降时间小于1ms)、则可能不会发生 POR。
CLR 引脚充当 DAC 的异步输入、这意味着当拉至低电平时、所有 DAC 内容(仅数据寄存器及其缓冲区)将加载零代码。 它不会对其他寄存器产生任何影响、例如 device_config、trigger。
POR 将清除所有内容、DAC 将处于其默认状态、而 CLR 仅对 DAC_DATA 寄存器产生影响
此致、
AK
您好、Robert、
写入低于0.7V 的条件1ms 是因为许多客户设计了电源不良、电源电压在短时间内会降至有效电压以下。 在这种情况下、器件有时会复位、有时器件不会复位。 这就是我们说如果电源电压降至有效电源电压以下、客户应将电源电压降至0.7V 以下并保持该状态1ms、以确保发生 POR /复位事件。
但对于初始启动、由于电压斜坡从0V 开始、并且器件在上升前处于0V 状态的时间大于1ms、因此已经满足了这一条件
希望这澄清了您的问题。
此致、
AK