尊敬的 DAC 支持团队:
我们一直使用 DAC8802来探测内部控制器参数(基于 FPGA 的控制器)。 为 SPI 协议生成正确的时钟和 CS 脉冲后、其余引脚 MSB 和 RS\bar 通过 FGPA GPIO 分别获得0和1的固定值。 LDAC\bar 引脚被下拉、这意味着输出 DAC 寄存器应自动获取输入寄存器数据。 SDI 引脚传输 的数据与通道 A (01)的地址对应于2AAA 位。 基准电压 Vref 对应于4V。
但是、在 DAC 级的输出端、我们将在 两个通道中获得对应于所有14位高电平的-4V 模拟值、而无论数据输入如何。
请提供一些建议、以了解是什么可能导致两个通道都看到所有14位高电平。 请注意、当拉高 LDAC 时、输出对应于所有低电平位(0)、这遵循第 13页的数据表表表- 2。
原理图的屏幕截图。

附加通信帧的范围截屏:
照片1:-
绿色:SCLK 红色:SDI 蓝色:CS

VREF = 4.096、DAC 时钟频率为5MHz、数据值= 2AAAh、
DAC 地址01 (DAC A)
照片2:-
绿色:LDAC/MSB 红色:SDI 蓝色:CS

LDAC/MSB 波形都相同。
照片3:-
绿色: RS\n 红色:SDI 蓝色:CS

此致、
Vihan
PS:问题也出现在另一个主题中。 为了获得更快速的响应、我将其作为新问题开始。




