主题中讨论的其他器件: XTR116
您好!
客户在流量计中使用 DAC7611。 下面是一个问题:
黄色是数据、绿色是 CLK、蓝色是 LD
你有什么建议吗?
谢谢。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我尝试过一些数据、,它们是错误的、001 (1mV)、002 (11mV)、004 (47mV)、008 (190)、010 (765mV)、020 (3064mV)、040 (0mV)、0080 (0mV)、100 (0mV)、200 (0mV)、400 (065mV)、800 (0340mV)、0340mV (03C)、0340mV (0340mV)、0340mV (0340mV (0340mV)、0340mV (0340mV)、0340mV (0340mV)
尊敬的 Paul:
感谢您的回复。 为了更清楚地说明这个问题,我在这里作了总结:
客户使用之前随附的 SCH 进行以下更改:将光耦合器更改为 HCPL181-060E;移除100k 电阻器。
他使用光耦合器输出的不同上载电阻器进行了测试。 (在 SCH 中显示为 R81)结果如下:
1 R81=2K、它可以正常工作
2 R81=5.6K、它不能工作。
客户比较了两个时钟波形、发现两个时钟之间的差距约为15us。
下面是问题:
1 clk 上升/下降时间是否是产生两种不同结果的真正原因?
2如果是、那么 clk 的影响是什么? 该规格的定义和建议范围是多少?
就定义而言、我们对下面的描述感到困惑、这里似乎存在"+5V 的10%~90%"和"1.6V"之间的冲突、
对于建议的范围、我找不到数据表中的词语。
3你知道原因吗? 为什么上升/下降时间会影响这一点?
Paul、前两个问题更重要、客户想要确认、而对于3个问题、如果您知道答案、那就很好了。
再次感谢你。
元
"我担心第一幅图像中显示的数据对这些边沿转换无效。"
回复:当 时钟从0更改为1时,由于数据是稳定的,“0”(0V)或“1”(5V),因此我确定数据在这些边沿转换时是有效的, 并且数据根据 数据表保持足够的时间。
'请收集另一幅与下面类似的图像、但直接在 DAC 引脚处测量。'
回复:您看到的波形所有图片 都是直接在 DAC 引脚处测量的。
1R81=5.6K、它不能工作。 数据如下所示:
0V-5V tr = 41uS,
LD:tLD1=135uS>15ns
tLD2=208uS>10ns
SDI:TCL=129.8uS>30nS TCL=209uS>30nS
TDS=129.8uS>15ns TDH=209uS>15ns
2 R81=2K、它按如下方式处理数据:
0V-5.0V tr = 19uS
LD:tLD1=126uS>15ns
tLD2=221uS>10ns
SDI:TCL=113.0uS>30nS TCL=227uS>30nS
TDS=113.0uS>15ns TDH=227uS>15ns。
尊敬的 Paul:
如有疑问、请参阅用户6258159的回复。 他是我提到的客户。
我将为您提供更多波形。
R81=5.6k,R87=0r,DACoutput=0000111111、但是电压电平为4.0125V、应该为63mV,这是错误的。
黄色:CLK;绿色:数据;蓝色:ID;红色:dacout;
CS 连接到 GND、直接在 DAC7611的引脚上进行测试。
下一张图片是缩小以下内容的图片:
CLK 上升:
数据更改(0至1):
数据传输后、ID:
请允许我说明是否清楚,并期待 你的答复。 谢谢。
您好!
需要考虑的一点是、存在关键的数字输入电压会导致 DAC7611消耗更多电流。
我怀疑使用5.6kΩ Ω 电阻器时的较慢斜坡速率会导致 XTR116的 VREG 输出崩溃或下降到足以使 VIH 和 VIL 电平瞬间变化、这可能会导致器件锁定不正确的数据、 或可能在传输期间复位部件。
请注意、VREG 输出的拉电流能力非常有限。 典型短路电流为12mA。 XTR 数据表中的该图显示了电流仅为几 mA 时的 VREG 输出压降。
2kΩ Δ I 意味着电流较高的时间段较短、因此电源的故障可能不足以导致问题。 由于2kΩ Ω 电阻器也从总电流预算中获取、因此必须找到一个平衡点。
我建议进行两次实验:
1:在与2kΩ Ω 和5.6kΩ Ω 的通信过程中监控 VREG 输出。 这将使我们了解到供应已经崩溃的程度。
2.尝试从外部获取 VDD。 如果电源电压与 VREG 大致相同、则它们甚至可以并联。 如果使用 μ 5.6kΩ 与外部电源进行通信、那么我们对电源压降问题充满信心。
谢谢、
Paul