您好!
您是否有 tdacwait 的时序图?
此致、
Nishie
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、AK、
感谢你的答复。
我还有一个问题。
我们的客户在寄存器更新到其他寄存器更新之间具有80ns 的 CS 高电平。
数据似乎得到了正常反映。
关于 E2E 主题 "DAC81408:外部 LDACn 未激活到 CSn 激活的时序"、我认为等待时间需要2.4us、但80ns 可以吗?
您能否告诉我为什么数据以80ns 的等待时间得到反映?
我们的客户在初始化设置后的 DAC 运行(同步模式)期间按照以下步骤更新寄存器。
1.将16位数据写入寄存器地址0x14 (或0x15)
2.CS 高80ns (下图中的红色字母)
将 16位数据写入寄存器地址0x16 (或0x17)
4.CS 高电平80ns
将16位数据写入寄存器地址0x18 (或0x19)
6.CS 高电平80ns
将 16位数据写入寄存器地址0x1A (或0x1B)
8.LDAC 低电平20ns
此致、
Nishie
您好、AK、
感谢你的答复。
我了解 Tdacwait。
我还有其他问题。
您说过"将这些寄存器视为数据寄存器。 因此、相同的规则也适用"在其他线程"e2e.ti.com/.../964108"中。
初始寄存器设置时序是否存在任何问题?
1.CS 低电平
将0x0A04写入地址0x03
CS 高电平80ns
4.CS 低电平
将0xAAAA 写入地址0x0B
6.CS 高电平80ns
时序与上述相同
地址0x0C (数据0xAAAA)->0x06 (0x0FF0)->0x14 (0x8000)->0x15 (0x8000)->0x16 (0x8000)->0x17 (0x8000)->0x18 (0x8000)->0x19 (0x8000)->0x8000 (0x001A-00x8000)-0x8000 (0x001A-08000)-0x8000)->0x8000 (0x001A-08000)
8.CS 高电平
9.LDAC 低电平
此致、
Nishie